當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號(hào)發(fā)生器,它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形,也可以表現(xiàn)出載波調(diào)制的多樣化,如:產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制等。更可以通過(guò)計(jì)算機(jī)

任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號(hào)發(fā)生器,它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形,也可以表現(xiàn)出載波調(diào)制的多樣化,如:產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制等。更可以通過(guò)計(jì)算機(jī)軟件實(shí)現(xiàn)波形的編輯,從而生成用戶所需要的各種任意波形。任意波形發(fā)生器的實(shí)現(xiàn)方案主要有程序控制輸出、DMA輸出、可變時(shí)鐘計(jì)數(shù)器尋址和直接數(shù)字頻率合成( DDS) 等多種方式。目前任意波形發(fā)生器的研制主要基于DDS 技術(shù),與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在通信、測(cè)量與電子儀器領(lǐng)域,是設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。

1 任意波形發(fā)生器的理論分析

1. 1 DDS 技術(shù)簡(jiǎn)介

DDS( Direct Digital Sy nthesis) 的概念由美國(guó)學(xué)者J. T ier ncy、C. M. Rader 和B. Gold 在1971 年提出。該技術(shù)是從相位的概念進(jìn)行頻率合成, 主要優(yōu)點(diǎn)是輸出相位連續(xù)、相對(duì)帶寬較大、頻率分辨率很高、可編程、準(zhǔn)確度和穩(wěn)定度都比較高 。DDS 技術(shù)是利用查表法來(lái)產(chǎn)生波形, 而通過(guò)修改存儲(chǔ)在ROM 里的數(shù)據(jù), 就可以產(chǎn)生任意波形。

1. 2 DDS 基本結(jié)構(gòu)

DDS 主要有相位累加器、ROM 波形查詢表、數(shù)模轉(zhuǎn)換器組成。其基本框圖如圖1 所示。


圖1 DDS 結(jié)構(gòu)框圖

線性數(shù)字信號(hào)通過(guò)相位累加器逐級(jí)實(shí)現(xiàn), 波形函數(shù)存儲(chǔ)在ROM 中, 根據(jù)累加器輸出的相位值作為地址,尋找存儲(chǔ)在ROM 中的波形函數(shù)的幅度量化值, 完成相位到幅值的轉(zhuǎn)換, 輸出相對(duì)應(yīng)的序列。

2 硬件電路設(shè)計(jì)

2. 1 設(shè)計(jì)方案

基于FPGA 實(shí)現(xiàn)DDS 功能, 通過(guò)單片機(jī)實(shí)現(xiàn)控制。此方案的核心在于FPGA 的設(shè)計(jì)實(shí)現(xiàn)邏輯功能,通過(guò)對(duì)存儲(chǔ)器查表后輸出信號(hào), 由相連接的數(shù)模轉(zhuǎn)換器轉(zhuǎn)換為要求的波形。單片機(jī)作為控制器, 易于控制與調(diào)試。系統(tǒng)框圖如圖2 所示。


圖2 系統(tǒng)框圖

2. 2 D/ A 轉(zhuǎn)換器的使用

本案采用德州儀器的TLC7528。它是雙路、8 位D/ A 轉(zhuǎn)換器, 本案設(shè)計(jì)為: A 路的數(shù)字量控制B 路的電壓輸出, B 路則控制輸出的幅度。電路圖可以顯示,VA1( VOB1) 處輸入的A( B) 路電壓范圍為- 5~ 0 V,VA2( VOB2) 處為A( B) 路的電壓為- 5~ 5 V。DA 電路連接圖如圖3 所示。


圖3 TLC7528 電路連接圖

其中因?yàn)檗D(zhuǎn)換方法的問(wèn)題, 產(chǎn)生的零點(diǎn)誤差可以通過(guò)調(diào)整放大器的零點(diǎn)來(lái)校準(zhǔn); 而因?yàn)闇囟茸兓a(chǎn)生的溫漂誤差在技術(shù)上就比較難消除。關(guān)于單極性DAC 的增益誤差可以通過(guò)調(diào)整放大器的閉環(huán)增益來(lái)消除。

2. 3 濾波器的設(shè)計(jì)

一般情況下, 橢圓濾波器的參數(shù)靈敏度最高, 在使用用相同階數(shù)時(shí), 橢圓濾波器能夠得到最好的矩形系數(shù), 7 階橢圓濾波器在通帶附近的頻點(diǎn)可得到40 dB 的帶外抑制, 很適合將雜散信號(hào)濾除。DDS 輸出的另一類(lèi)波形是頻譜復(fù)雜的任意波形, 頻率比較低, 頻譜結(jié)構(gòu)豐富, 具有較高的諧波分量, 選用等波紋誤差線性相位濾波器來(lái)濾波, 它在很大范圍內(nèi)具有固定的延遲, 在遠(yuǎn)離截止頻率處, 其幅度響應(yīng)也比較好。

2. 4 單片機(jī)的設(shè)計(jì)

單片機(jī)采用傳統(tǒng)8051 單片機(jī), 晶振為12 MHz, 采用內(nèi)部振蕩方式; 復(fù)位輸入引腳為高電平有效, 保持2 個(gè)機(jī)器周期以上的的高電平便可以實(shí)現(xiàn)對(duì)單片機(jī)的復(fù)位; 采用MAX232 芯片作為串口芯片, 單片機(jī)通過(guò)異步通信串行接口與其他計(jì)算機(jī)或者外圍設(shè)備進(jìn)行信息傳遞。

3 基于FPGA的DDS實(shí)現(xiàn)

FPGA 芯片采用ALT ERA 公司的CYCLON E 系列EP1C3T 144C8。設(shè)計(jì)采用Altera 公司的Quar tus , 使用AS 方式與JTAG 配置方式。

3. 1 固定波形輸出

本案使用幾個(gè)8 b 的ROM, 存儲(chǔ)深度為1 024 點(diǎn),用來(lái)存儲(chǔ)正弦波等波形數(shù)據(jù)。每個(gè)波形數(shù)據(jù)存儲(chǔ)在一個(gè)固定的ROM 里, 如圖4Sine_ROM, Square _ROM等分別對(duì)應(yīng)正弦、方波等存儲(chǔ)模塊。通過(guò)一個(gè)使能模塊控制, 采取低電平有效的方式, 選擇性讀取任意模塊的波形。輸出波形時(shí), 僅有單獨(dú)一個(gè)ROM 工作, 其他模塊為高電平, 保證輸出所需固定波形。使能模塊的輸入端為行列式鍵盤(pán), 設(shè)定為: 單鍵控制某一波形輸出。


圖4 波形ROM 與使能控制設(shè)計(jì)電路圖

3. 2 任意波形輸出

任意波形是由上位機(jī)下傳的波形數(shù)據(jù), 由單片機(jī)控制, 必須設(shè)計(jì)一個(gè)能隨時(shí)接受數(shù)據(jù)更新的RAM。如圖5所示。


圖5 任意波形模塊設(shè)計(jì)電路圖

選用的D/ A 轉(zhuǎn)換器為8 位, 所以RAM 的字長(zhǎng)也為8 位, 因此波形RAM 的地址線的位數(shù)取10 位。為了實(shí)現(xiàn)任意波形數(shù)據(jù)的更新, 波形RAM 設(shè)計(jì)成為雙口RAM。

4 性能與誤差分析

4. 1 測(cè)試結(jié)果

輸出波形如圖6 所示。本系統(tǒng)測(cè)試所用到的儀器為:

示波器 T ekt ronix 公司 型號(hào): T DS1012

計(jì)數(shù)器 創(chuàng)瑞科技有限公司 型號(hào): SPF40


圖6 輸出波形圖

4. 2 頻率測(cè)量

通過(guò)設(shè)定預(yù)定值, 用計(jì)數(shù)器測(cè)量出實(shí)際值, 基于此數(shù)據(jù)計(jì)算出誤差如下表( 只選取10 組數(shù)據(jù)) 。

由表1 可看出, 1 ~ 100 Hz 區(qū)間誤差較為明顯,1 kHz~ 1 MHz區(qū)間輸出頻率較為穩(wěn)定( 該表為測(cè)試正弦波數(shù)據(jù)) 。

表1 頻率數(shù)據(jù)表

4. 3 誤差與雜散分析

除了工作環(huán)境與電源噪聲等問(wèn)題是影響到頻譜純凈度的因素外, 還有以下主要原因:

( 1) 相位截?cái)喈a(chǎn)生雜散信號(hào)。硬件上無(wú)法滿足20 位的數(shù)據(jù)儲(chǔ)存, 設(shè)計(jì)中均采用了高位截?cái)嗟姆椒ǎ?只取用累加器輸出的高幾位用于查表, 低位舍去。必然會(huì)造成誤差從而影響最終的輸出信號(hào)頻譜。正弦信號(hào)上引入了余弦分量, 造成時(shí)域上的疊加, 必然表現(xiàn)為頻域上的雜散。

( 2) D/ A 轉(zhuǎn)換器非線性引起的雜散分量。理想DAC 對(duì)DDS 的影響只表現(xiàn)在對(duì)信號(hào)頻譜的幅度和相位產(chǎn)生改變, 輸出上體現(xiàn)出滾降特性, 并不引入其它的頻率成分, 而非理想的DAC 的非線性、瞬間毛刺等非理想的轉(zhuǎn)換特性在輸出頻譜中產(chǎn)生了雜散。

( 3) 幅度量化產(chǎn)生的雜散。正弦查表內(nèi)存儲(chǔ)的波形碼事一個(gè)模擬信號(hào)被均勻量化后的值。存儲(chǔ)器的容量有限, 不可能以無(wú)限二進(jìn)制數(shù)來(lái)記錄正弦值, 因此出現(xiàn)幅度量化誤差。

減小DDS 輸出電壓中的雜散及噪聲的方法, 除了選用性能優(yōu)良、工藝精湛的D/ A 轉(zhuǎn)換器, 提高位數(shù)與幅度量化字長(zhǎng)外, 還可以通過(guò)設(shè)計(jì)良好的低通濾波器, 以濾除各種雜散及帶外噪聲, 也可選用DDS+ PLL 頻率合成技術(shù), 以及數(shù)據(jù)壓縮法, 最高壓縮比可達(dá)128 1。另外可以在產(chǎn)生的相位字序列上加入高頻抖動(dòng)( Dither) , 因?yàn)橄辔唤匚徽`差成周期分布, 這將導(dǎo)致在某些頻率處產(chǎn)生較大的毛刺, 使DDS 產(chǎn)生的頻譜無(wú)雜波動(dòng)態(tài)范圍減小。通過(guò)在相位上加入抖動(dòng), 能夠破壞相位誤差中較明顯的周期性分布, 從而使得毛刺的幅值得到減小, 增大了輸出正余弦波的無(wú)雜波動(dòng)態(tài)范圍 。

還可以采用相位誤差反饋結(jié)構(gòu), 在SCMF( 相位累加器和正余弦函數(shù)生成器) 前加入一個(gè)二階FIR 濾波器( Finite Impulse Response, 有限沖擊響應(yīng)) 來(lái)濾除輸出頻率附近的相位誤差。

5 結(jié) 語(yǔ)

任意波形發(fā)生器的設(shè)計(jì)是全國(guó)電子設(shè)計(jì)大賽中經(jīng)典的選題之一, 任意波形發(fā)生器的設(shè)計(jì)不僅有廣泛的實(shí)踐應(yīng)用空間, 并且對(duì)于電子科的學(xué)生動(dòng)手能力的提高及學(xué)科知識(shí)的融會(huì)貫通同樣具有極大的指導(dǎo)價(jià)值。本文尋求功能強(qiáng)大、操作便捷、輸出參數(shù)穩(wěn)定的設(shè)計(jì)效果, 并主要偏重基礎(chǔ), 使之更符合教科書(shū)的典型教學(xué)條件, 并對(duì)相關(guān)參數(shù)進(jìn)行測(cè)量, 分析原因。關(guān)于波形發(fā)生器的設(shè)計(jì), 仍有許多可以設(shè)計(jì)擴(kuò)展的功能, 雜散的削弱仍有較多的方法值得探究。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉