IDT推出為便攜式消費(fèi)應(yīng)用優(yōu)化的VersaClock可編程低功耗計時器件
IDT公司(Integrated Device Technology, Inc.)日前宣布,推出 IDT VersaClock 計時系列器件最新產(chǎn)品,VersaClock 低功耗器件是一種可編程時鐘生成器,專為電池供電的消費(fèi)應(yīng)用設(shè)計,包括智能手機(jī)、個人導(dǎo)航設(shè)備、MP3 播放器、攝像機(jī)和其他手持應(yīng)用,以降低功耗和優(yōu)化電路板布局。
新的計時器件可顯著降低功耗,滿足消費(fèi)電子設(shè)備不斷增長的功率效率需求。VersaClock 低功耗器件通過將一個時鐘輸出的功率需求從 30~40mW 減少到 4~8mW,延長目前便攜式電子產(chǎn)品的電池壽命。VersaClock 低功耗解決方案還大大降低了省電模式(20μW)和32kHz 時鐘主動睡眠模式(200μW)的電力消耗,這些都是行業(yè)新的低功耗基準(zhǔn)。
5 個新的 VersaClock 低功耗器件(5P49EE801、5P49EE802、5P49EE601、5P49EE602 和 5P49EE502)都有 4 個內(nèi)部鎖相環(huán),每個都可獨立編程并能生成 4 種獨有頻率,有助于優(yōu)化每個時鐘輸出的性能和提高系統(tǒng)精確度。為了幫助設(shè)計人員提高靈活性,頻率可以由時鐘輸入、一個溫度補(bǔ)嘗晶體振蕩器(TCXO)或基本模式晶體參考生成。使用一個參考時鐘允許設(shè)計人員簡化設(shè)計,并在保持精確度的同時節(jié)省電路板空間。
4 個內(nèi)部鎖相環(huán)中的 1 個支持?jǐn)U頻生成,以減少電磁干擾(EMI),這對滿足 FCC 等認(rèn)證要求是必需的。此外,新 VersaClock 器件可以生成 5kHz 到 120MHz 的頻率,實現(xiàn)便攜式消費(fèi)應(yīng)用更大的設(shè)計靈活性。另外,這些器件還兼容多種不同的輸出類型——從單端 LVCMOS 到差分 VLDS,用一個器件支持不同類型的計時系統(tǒng),簡化設(shè)計和優(yōu)化電路板布局。
供貨
VersaClock 低功耗器件已開始供貨,提供多種類型封裝,包括 20 引腳和 24 引腳四方扁平無引線(QFN)封裝。這些新器件已向合格用戶提供樣品和*估板,欲了解更多信息,請訪問 www.idt.com/go/VersaClockLP。
來源:2008前進(jìn)0次