EDA中的系統(tǒng)總體組裝電路的VHDL源程序CNT30.VHD的仿真
從如圖可以看出9該模塊首先要讀取當(dāng)前年月(NIAN和YUE),再對(duì)該月的最大天數(shù)(MAX_DAYS)進(jìn)行判斷并將結(jié)果向外輸出。在正常計(jì)數(shù)過程中,模塊實(shí)現(xiàn)了從0到最大天數(shù)(MAX DAYS)的循環(huán)計(jì)數(shù),每實(shí)現(xiàn)一次最大天數(shù)(MAX_DAYS)到0的計(jì)數(shù)動(dòng)作,計(jì)數(shù)模塊輸出一個(gè)進(jìn)位信號(hào)。當(dāng)LD端有低電平輸入時(shí),說明置數(shù)信號(hào)(LD)有效,模塊將預(yù)置數(shù)(DATA)24送入計(jì)數(shù)結(jié)果(NUM)中去,計(jì)數(shù)模塊從24開始重新計(jì)數(shù)。
如圖 CNT30模塊仿真圖
來源:ks990次