當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]Altera公司發(fā)布Stratix III FPGA系列,該系列具有高密度高性能可編程邏輯器件中最低的功耗。Stratix III FPGA采用了TSMC的65nm工藝技術(shù),其突破性創(chuàng)新包括硬件體系結(jié)構(gòu)提升和Quartus II軟件改進(jìn),與前一代Stratix II

Altera公司發(fā)布Stratix III FPGA系列,該系列具有高密度高性能可編程邏輯器件中最低的功耗。Stratix III FPGA采用了TSMC的65nm工藝技術(shù),其突破性創(chuàng)新包括硬件體系結(jié)構(gòu)提升和Quartus II軟件改進(jìn),與前一代Stratix II器件相比,這些新特性使功耗降低了50%,性能提高了25%,密度是其兩倍。

Altera Stratix III FPGA的兩種新技術(shù)大大降低了功耗,同時(shí)達(dá)到了高性能要求。Altera創(chuàng)新的可編程功耗技術(shù)降低了功耗,針對(duì)設(shè)計(jì)中需要的地方提高性能,而把其他地方的功耗降到最低。可編程功耗技術(shù)支持每一個(gè)可編程邏輯陣列模塊(LAB)、DSP模塊和存儲(chǔ)器模塊在高速或者低功耗模式下獨(dú)立工作。Quartus II 6.1軟件的PowerPlay功能對(duì)設(shè)計(jì)自動(dòng)進(jìn)行分析,確定哪些模塊位于關(guān)鍵通路上,需要最好的性能,并把這些模塊設(shè)置為高速模式,所有其他邏輯自動(dòng)進(jìn)入低功耗模式。第二種功耗優(yōu)化技術(shù)--可選內(nèi)核電壓,使設(shè)計(jì)人員能夠根據(jù)最大性能需求選擇1.1V設(shè)計(jì),或者根據(jù)低功耗要求選擇0.9V設(shè)計(jì)。

Stratix III器件具有大存儲(chǔ)器邏輯比,以及最好的DSP性能。為滿足大范圍高端應(yīng)用,Altera提供三種新的Stratix III系列型號(hào):第一種在邏輯、存儲(chǔ)器和DSP資源上達(dá)到均衡,適合一般應(yīng)用;第二種增強(qiáng)了存儲(chǔ)器和DSP資源,適合存儲(chǔ)器和DSP比較密集的應(yīng)用;第三種集成了收發(fā)器,適合寬帶接口應(yīng)用。此外,Altera還提供獨(dú)特的從Stratix III FPGA至HardCopy結(jié)構(gòu)化ASIC的無風(fēng)險(xiǎn)移植途徑。

Stratix III的特性

Stratix III系列采用了和業(yè)界領(lǐng)先的Stratix II系列相同的FPGA體系結(jié)構(gòu),含有高性能自適應(yīng)邏輯模塊(ALM)。Stratix III FPGA和Quartus II軟件相結(jié)合后,為業(yè)界提供了最具創(chuàng)新的設(shè)計(jì)方法,進(jìn)一步提高了性能和效能,幫助設(shè)計(jì)人員迅速完成設(shè)計(jì)開發(fā),進(jìn)行產(chǎn)品投產(chǎn),同時(shí)達(dá)到技術(shù)和商業(yè)目標(biāo)。Stratix III的特性包括:

可編程功耗技術(shù):每一個(gè)可編程邏輯陣列模塊(LAB)、DSP模塊和存儲(chǔ)器能夠獨(dú)立工作在高速或者低功耗模式下。

Quartus II軟件的PowerPlay功能根據(jù)性能要求,自動(dòng)控制每一個(gè)模塊的工作模式。

可選內(nèi)核電壓:設(shè)計(jì)人員可以針對(duì)高性能應(yīng)用選擇1.1V內(nèi)核電壓,針對(duì)低功耗應(yīng)用選擇0.9V內(nèi)核電壓。

最佳性能:Stratix III比前一代器件快25%,比任何競(jìng)爭(zhēng)FPGA系列都至少有一個(gè)速率等級(jí)的優(yōu)勢(shì)。

密度最高:Stratix III FPGA的密度是前一代FPGA的兩倍,也是業(yè)界密度最大的FPGA。

靈活的I/O:Stratix III I/O支持40多個(gè)I/O接口標(biāo)準(zhǔn),具有業(yè)界一流的性能、靈活性和信號(hào)完整性。

外部存儲(chǔ)器接口:Stratix III FPGA具有業(yè)界一流的存儲(chǔ)器接口,支持可編程I/O延遲,具有可編程驅(qū)動(dòng)能力以及擺率和讀/寫調(diào)整,每個(gè)I/O口還提供31個(gè)嵌入式寄存器,實(shí)現(xiàn)最佳DDR3性能。

優(yōu)異的信號(hào)完整性:Stratix III FPGA利用較高的電源/地至用戶I/O比、最佳的信號(hào)返回通路、可調(diào)擺率控制、交錯(cuò)輸出延遲以及校準(zhǔn)片內(nèi)匹配來實(shí)現(xiàn)同類最佳的信號(hào)完整性。

性能最好的DSP:與性能最好的數(shù)字信號(hào)處理器相比,Stratix III FPGA乘法器/累加器性能比其高300倍,在性能相同的條件下,占用更小的電路板面積,具有更低的功耗以及更小的系統(tǒng)總成本。

TriMatrix存儲(chǔ)器:Stratix III TriMatrix含有三種容量的存儲(chǔ)器模塊,MLAB模塊、M9K模塊和M144K模塊,比其他FPGA存儲(chǔ)器結(jié)構(gòu)支持更大的存儲(chǔ)器帶寬,在600MHz 工作的存儲(chǔ)器達(dá)到17Mbits。

設(shè)計(jì)安全性:Stratix III是唯一支持256位高級(jí)加密標(biāo)準(zhǔn)(AES)易失和非易失安全密鑰的FPGA,保護(hù)設(shè)計(jì)不被復(fù)制、反向剖析和篡改。這一功能實(shí)現(xiàn)了業(yè)界一流的IP保護(hù),使用方便。

Quartus II PowerPlay軟件:PowerPlay優(yōu)化和分析技術(shù)對(duì)設(shè)計(jì)自動(dòng)進(jìn)行分析和優(yōu)化,實(shí)現(xiàn)最低功耗,同時(shí)滿足用戶的設(shè)計(jì)約束要求。在降低功耗上,沒有其他功耗優(yōu)化軟件比該軟件使用更方便,效率更高。

" Quartus II 6.1軟件高級(jí)設(shè)計(jì)特性:Quartus II軟件6.1具有TimeQuest時(shí)序分析器、自上而下和自下而上的漸進(jìn)式編譯技術(shù),并且支持多處理器,能夠?qū)崿F(xiàn)最佳效能,迅速完成高密度FPGA設(shè)計(jì)。

Stratix III FPGA第三方支持

除了Quartus II設(shè)計(jì)軟件之外,一流EDA供應(yīng)商Aldec公司(系統(tǒng)驗(yàn)證環(huán)境(SVE))、Magma自動(dòng)設(shè)計(jì)公司(Blast FPGA)、Mentor Graphics公司(Precision Synthesis)和Synplicity公司(Synplify Pro FPGA綜合以及Synplify DSP軟件)都支持Stratix III器件系列,確保Altera器件能夠?qū)崿F(xiàn)質(zhì)量最好的結(jié)果。

價(jià)格

EP3SL150 1000片的起價(jià)為549美元。





來源:小草0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉