當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]萊迪思半導(dǎo)體公司近日發(fā)布了其LatticeSCTM系統(tǒng)芯片F(xiàn)PGA系列。該系列在高速應(yīng)用中有著無以倫比的性能和連通性。LatticeSCFPGA采用富士通的90納米CMOS工藝技術(shù)并用300毫米硅片制造,能夠加速芯片至芯片、芯片至存儲(chǔ)器、

萊迪思半導(dǎo)體公司近日發(fā)布了其LatticeSCTM系統(tǒng)芯片F(xiàn)PGA系列。該系列在高速應(yīng)用中有著無以倫比的性能和連通性。LatticeSCFPGA采用富士通的90納米CMOS工藝技術(shù)并用300毫米硅片制造,能夠加速芯片至芯片、芯片至存儲(chǔ)器、高速串行、背板及網(wǎng)絡(luò)數(shù)據(jù)通道的連通性,提供“超級(jí)性能”。與LatticeSC器件一起發(fā)布的還有萊迪思的第二代低成本的LatticeECP2系列,也是采用了相同的90納米工藝。

LatticeSC器件中集成了支持3.4Gbps數(shù)據(jù)率的高信道數(shù)的SERDES模塊、提供業(yè)界領(lǐng)先的2Gbps速度的PURESPEED并行I/O、創(chuàng)新的時(shí)鐘管理結(jié)構(gòu)、以500MHz頻率工作的FPGA邏輯、密集的RAM塊以及萊迪思特有的針對(duì)成本優(yōu)化(MACO)的嵌入式結(jié)構(gòu)化ASIC模塊的掩膜式陣列。

“LatticeSCFPGA帶來了業(yè)界所有可編程邏輯產(chǎn)品中最高的性能和最強(qiáng)大的特性。LatticeSC系列與我們新的低成本LatticeECP2器件、非易失MachXO和LatticeXP器件一起,構(gòu)建了市場(chǎng)上最廣闊、最長(zhǎng)的萊迪思FPGA產(chǎn)品線?!比R迪思公司市場(chǎng)副總裁StanKopec先生說道?!癓atticeSC器件被設(shè)計(jì)成針對(duì)高性能基于協(xié)議的連通性的結(jié)構(gòu)?!盞opec補(bǔ)充道?!癓atticeSCFPGA支持一大堆協(xié)議,包括PCIExpress、SerialRapidIO、Ethernet、FibreChannel、SONET/SDH、SPI4.2,以及所有高性能存儲(chǔ)器標(biāo)準(zhǔn),包括DDR2、QDR2及RLDRAM。在一片F(xiàn)PGA中,這樣的創(chuàng)新、集成、對(duì)標(biāo)準(zhǔn)的支持以及速度都是空前的?!盞opec先生總結(jié)道。

LatticeSC:高信道數(shù)的SERDES+flexiPCS
萊迪思FPSC(現(xiàn)場(chǎng)可編程系統(tǒng)芯片)是第一種將SERDES和嵌入式物理編碼子層(PCS)模塊集成在一片F(xiàn)PGA上的可編程邏輯器件。LatticeSC器件引領(lǐng)了新概念:高達(dá)32個(gè)SERDES信道、每個(gè)信道的數(shù)據(jù)率從600Mbps至3.4Gbps。為了支持驅(qū)動(dòng)長(zhǎng)度達(dá)到60英寸的背板應(yīng)用,設(shè)計(jì)者可以使用SERDES內(nèi)置的發(fā)送預(yù)加重及接收均衡特性。

LatticeSCSERDES還具有極低的典型功耗:在3.125Gbps的速率下,100mw/信道。抖動(dòng)指標(biāo):總發(fā)送抖動(dòng)在3.2Gbps速率下為0.29UI,總接收抖動(dòng)容限是0.8UI。此外,LatticeSC器件還具備其它的一些可編程特性,諸如AC/DC耦合以及半速模式,能在用戶實(shí)現(xiàn)設(shè)計(jì)的過程中為其提供非凡的靈活性。

FlexiPCS模塊可以經(jīng)過配置來支持一系列流行的數(shù)據(jù)協(xié)議,包括PCI-Express、1.02或 者2.04GbpsFibreChannel、GigabitEthernet(1000BaseX)、10GigabitEthernet(XAUI)、SerialRapidIO及SONET(STS-12/STS-12c、STS-48/STS-48c和TFI-5,支持10Gbps及以上速率)。FlexiPCS模塊具有最佳的Ethernet和PCIExpress支持,擁有嵌入式的編解碼物理層功能、時(shí)鐘容限補(bǔ)償、CRC發(fā)生/校驗(yàn)及多信道對(duì)齊功能。

萊迪思的創(chuàng)新:低成本優(yōu)化(MACO)的掩膜陣列

雖然結(jié)構(gòu)化的ASIC缺乏FPGA的靈活性,但由于其密度和性能,它們變得越來越流行。與全定制或者標(biāo)準(zhǔn)單元的ASIC不同,結(jié)構(gòu)化的ASIC設(shè)計(jì)成本要低得多,因?yàn)樗鼈冎粚⒁恍〔糠盅谀び米鞫ㄖ啤HR迪思在每一片LatticeSCFPGA中嵌入了多達(dá)12個(gè)結(jié)構(gòu)化的ASIC模塊,稱為MACO模塊。每個(gè)MACO模塊大約有5萬個(gè)ASIC門可用來實(shí)現(xiàn)需要最高性能、最小硅片面積和最低功耗的知識(shí)產(chǎn)權(quán)(IP)核。MACO模塊還提供充足的至I/O引腳的布線連結(jié)、RAM塊及可編程邏輯塊。
萊迪思計(jì)劃推出一系列LatticeSC器件,它們擁有預(yù)制的、覆蓋許多要求高速連結(jié)的常見應(yīng)用的模塊。預(yù)制的、基于MACO的IP將包含萊迪思創(chuàng)新的flexiMAC多協(xié)議通信引擎,它支持多層協(xié)議,諸如PCIExpress、Ethernet、以及SPI4.2和高速DRAM/SRAM存儲(chǔ)控制器。萊迪思將把這些標(biāo)準(zhǔn)MACOIP功能預(yù)先編程到其LatticeSC系列的特別版本中,稱為M-系列。

LatticeSCPURESPEEDI/O:2Gbps超級(jí)性能和連通性
LatticeSCPURESPEEDI/O支持許多差分和單端I/O標(biāo)準(zhǔn),包括LVTTL、LVCMOS、SSTL、HSTL、GTL+、LVDS、LVPECL和Hypertransport。每個(gè)LatticeSCI/O引腳含有一個(gè)輸入延時(shí)(INDEL)對(duì)齊模塊,該模塊有間隔為40ps的144個(gè)抽頭。對(duì)于高速源同步I/O,PURESPEEDI/O技術(shù)所特有的適應(yīng)輸入邏輯(AIL)模塊能夠?qū)﹂]環(huán)引腳進(jìn)行時(shí)序監(jiān)控。該特性能夠一位一位地動(dòng)態(tài)地保持恰當(dāng)?shù)慕⒑捅3謺r(shí)間裕量。采用這一特性,能夠使設(shè)計(jì)在單個(gè)引腳上精確地支持高達(dá)2Gbps的速度。

LatticeSCFPGA還提供用于SDR、DDR1和DDR2接口的專用的變速箱邏輯。片上的時(shí)鐘分頻器支持變速箱邏輯的時(shí)鐘要求,從而無需在此情況下使用通用的PLL/DLL資源。

LatticeSCFPGA提供低功耗的內(nèi)部終端電阻(ODT),能夠減小殘存信號(hào)的長(zhǎng)度,從而提高性能。器件上終端電阻的動(dòng)態(tài)切換是自動(dòng)完成的,支持諸如DDR2存儲(chǔ)器等的標(biāo)準(zhǔn)。

FPGA結(jié)構(gòu)和嵌入式塊RAM
LatticeSC器件采用富士通的90納米COMS工藝技術(shù),結(jié)合經(jīng)過優(yōu)化的邏輯塊和豐富的布線資源,制造出的FPGA結(jié)構(gòu)可輕易地以達(dá)到500MHz的頻率工作(例如:64位地址解碼)。其陣列的基本邏輯元素是可編程功能單元(PFU),可以配置成邏輯、算術(shù)和分布式RAM/ROM功能。PFU分成四個(gè)片段,每個(gè)片段含有兩個(gè)4輸入的SRAM查找表(LUT),外加寄存器。這些片段可以獨(dú)立配置并且能夠串聯(lián),這樣PFU就能完成更大的功能了。該系列的密度范圍從15K到115K個(gè)LUT。

LatticeSC器件提供1至7.8兆位的能夠以500MHz頻率工作的嵌入式RAM塊(EBR)。每個(gè)18Kb的sysMEMEBR塊可以實(shí)現(xiàn)單口、雙口、偽雙口或者FIFO存儲(chǔ)器。專用的FIFO支持邏輯使得LatticeSC器件能夠有效地實(shí)現(xiàn)FIFO而無需耗費(fèi)LUT或布線資源來產(chǎn)生標(biāo)志位。

LatticeSCFPGA還集成了具有層次結(jié)構(gòu)的時(shí)鐘資源。與其它器件不同,LatticeSCFPGA既有PLL又有DLL資源,為時(shí)鐘管理問題提供了“無折衷”的解決方案。

針對(duì)低功耗應(yīng)用的1V核電源
LatticeSCFPGA結(jié)構(gòu)具有業(yè)界獨(dú)一無二的、拓展了工作范圍的電源核,支持1.2V及1V的核Vcc電源。功耗要求很高的用戶可以采用1V電源,從而將FPGA核心電源的功耗降低50%,與此同時(shí),其性能僅僅降低了15%。

FreedomChip成本削減
對(duì)于大批量的應(yīng)用,萊迪思還宣布了針對(duì)其LatticeSC系列的成本削減方法的計(jì)劃。通過把選定的LatticeSCFPGA設(shè)計(jì)轉(zhuǎn)換到引腳兼容的LatticeFreedomChip,客戶能夠?qū)⑵鋬r(jià)格降低50%。通過自動(dòng)插入掃描邏輯,能用客戶的網(wǎng)表來制造低成本的經(jīng)過測(cè)試的定制芯片,而不需要與傳統(tǒng)的結(jié)構(gòu)化ASIC相伴的艱難的后端設(shè)計(jì)轉(zhuǎn)換。

LatticeSCFPGA的應(yīng)用實(shí)例
LatticeSCFPGA的一個(gè)典型的應(yīng)用是在一個(gè)多重服務(wù)網(wǎng)絡(luò)系統(tǒng)中的通用連通橋。單片LatticeSC器件能夠支持當(dāng)今網(wǎng)絡(luò)中使用的多種數(shù)據(jù)流。為了進(jìn)行流量整形,LatticeSC器件利用嵌入在結(jié)構(gòu)化ASIC模塊中的多個(gè)SPI4.2核,無縫地實(shí)現(xiàn)與多個(gè)10G網(wǎng)絡(luò)處理器的接口。要緩沖這些更快的線速,需要高速存儲(chǔ)器接口。LatticeSC支持所有最新的存儲(chǔ)器標(biāo)準(zhǔn)。為了與兆兆位的交換結(jié)構(gòu)接口,LatticeSCFPGA最多能夠以32個(gè)SERDES信道來驅(qū)動(dòng)系統(tǒng)背板,并且支持許多串行標(biāo)準(zhǔn),如SerialRapidIO、SONET/SDH、PCIExpress、Ethernet以及FibreChannel。

設(shè)計(jì)工具及IP支持
ispLEVER®5.1版ServicePack2設(shè)計(jì)工具套件提供對(duì)LatticeSC器件的設(shè)計(jì)支持。ispLEVER工具能讓設(shè)計(jì)者在同一個(gè)軟件包中使用所有萊迪思的數(shù)字器件,并且包含來自MentorGraphics和Synplicity的仿真及綜合工具。

萊迪思及其IP伙伴將提供大量的IP核,它們特別適用于大批量的應(yīng)用。

價(jià)格及獲取
LFSC25以600Mbps至3.4Gbps的速率工作,擁有8或16個(gè)SERDES信道,取決于封裝選擇。其FPGA結(jié)構(gòu)具有25000個(gè)PFU,1.92兆位的嵌入式RAM塊,以及6個(gè)MACO結(jié)構(gòu)化的ASIC模塊。LFSC25有900引腳的fpBGA和1020引腳的flipchipBGA兩種封裝形式。
 



來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉