Altera發(fā)售首款高端Stratix III FPGA系列型號(hào)
Altera宣布開始發(fā)售65-nm Stratix® III FPGA系列的首個(gè)型號(hào)產(chǎn)品EP3SL150。EP3SL150邏輯單元達(dá)到150K,在所有高密度、高性能可編程邏輯器件中,其功耗最低,適合高性能計(jì)算、新一代基站、網(wǎng)絡(luò)基礎(chǔ)設(shè)施以及高級(jí)成像設(shè)備等多種應(yīng)用。
Stratix III FPGA比競(jìng)爭(zhēng)方案功耗低45%,而性能高出25%。Stratix III FPGA和Altera® Quartus® II設(shè)計(jì)軟件相結(jié)合,同時(shí)提高了效能和性能。例如,在存儲(chǔ)器接口方面,Stratix III FPGA針對(duì)最近通過的JEDEC DDR3 SDRAM標(biāo)準(zhǔn),為設(shè)計(jì)人員提供業(yè)界唯一的全兼容接口支持,包括DIMM和器件讀寫均衡等。
為降低功耗同時(shí)實(shí)現(xiàn)高性能,Stratix III FPGA采用了Altera創(chuàng)新的可編程功耗技術(shù)。這一功耗管理技術(shù)支持每一個(gè)可編程邏輯陣列模塊(LAB)、數(shù)字信號(hào)處理(DSP)模塊和存儲(chǔ)器模塊獨(dú)立工作在高速或者低功耗模式下。Quartus II軟件的PowerPlay功能根據(jù)性能要求自動(dòng)控制每
個(gè)模塊的工作模式。另一節(jié)省功耗的獨(dú)特功能是可選內(nèi)核電壓技術(shù),設(shè)計(jì)人員利用它可以針對(duì)高性能應(yīng)用選擇1.1V內(nèi)核電壓,針對(duì)低功耗應(yīng)用選擇0.9V內(nèi)核電壓。來源:零八我的愛0次