當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化

  1 引言

  FIR數(shù)字濾波器能夠滿足濾波器對(duì)幅度和相位特性的嚴(yán)格要求,避免模擬濾波器的溫漂和噪聲等問(wèn)題,具有精確的線性相位、易于硬件實(shí)現(xiàn)和系統(tǒng)穩(wěn)定等優(yōu)點(diǎn),可廣泛應(yīng)用于現(xiàn)代電子通信系統(tǒng)。實(shí)際信號(hào)處理應(yīng)用往往要求系統(tǒng)兼具實(shí)時(shí)性和靈活性,而現(xiàn)有設(shè)計(jì)方案(如DSP)則難以同時(shí)達(dá)到這兩方面要求。而使用具有并行處理特性的FPGA實(shí)現(xiàn)FIR濾波器,具有很強(qiáng)的實(shí)時(shí)性和靈活性,因此為數(shù)字信號(hào)處理提供一種很好的解決方案。

  在嵌入式導(dǎo)航計(jì)算機(jī)工程項(xiàng)目中,石英撓性加速度計(jì)的輸出信號(hào)需進(jìn)行數(shù)字濾波才能為導(dǎo)航計(jì)算機(jī)提供原始數(shù)據(jù),為此需要設(shè)計(jì)一款FIR數(shù)字濾波器。這里使用 MATLAB軟件和Altera公司的FPGA開(kāi)發(fā)軟件QUARTUSⅡ進(jìn)行FIR濾波器的設(shè)計(jì)仿真,該設(shè)計(jì)方案能夠直觀檢驗(yàn)濾波器的設(shè)計(jì)效果,提高設(shè)計(jì)效率,縮短設(shè)計(jì)周期。

  2 使用FIR IP Core設(shè)計(jì)濾波器

  Altera公司提供的FIR Compiler是一個(gè)結(jié)合Altera FP-GA器件的FIR Filter Core,DSP Builder與FIR Compiler緊密結(jié)合。DSP Builder提供一個(gè)FIR Core的應(yīng)用環(huán)境和仿真驗(yàn)證環(huán)境。而FIR濾波器設(shè)計(jì)實(shí)質(zhì)上是確定能滿足所要求的轉(zhuǎn)移序列或脈沖響應(yīng)的常數(shù)問(wèn)題,設(shè)計(jì)方法主要有窗函數(shù)法、頻率采樣法和等波紋最佳逼近法等,這里采用窗函數(shù)法。

  2.1 濾波器指標(biāo)設(shè)計(jì)

  FIR濾波器設(shè)計(jì)需達(dá)到以下指標(biāo):低通濾波,采樣頻率Fs為1 000 Hz,截止頻率Fc為100 Hz,最小阻帶衰減As為50dB,16階濾波器,16位輸入數(shù)據(jù)寬度,14位系數(shù)數(shù)據(jù)寬度。

  2.2 利用FIR IP Core生成FIR模塊

  在FIR編譯器中,將FIR濾波器設(shè)置為16階低通濾波器,單速率采樣。采樣頻率為1 000 Hz,截止頻率為100 Hz,窗類(lèi)型選擇海明窗,然后生成系數(shù)并保存。濾波器系數(shù)的計(jì)算以所能達(dá)到最高精度為目的,計(jì)算出的濾波器系數(shù)未考慮有限字長(zhǎng)效應(yīng),必須量化濾波器系數(shù)。由于在FPGA內(nèi)要使用硬件實(shí)現(xiàn)濾波器,因此采用定點(diǎn)計(jì)算。按照指標(biāo)要求設(shè)置參數(shù),生成的FIR模塊如圖1所示。

  3 驗(yàn)證方法的確定

  基于FPGA的復(fù)雜DSP系統(tǒng)的調(diào)試驗(yàn)證是一項(xiàng)繁瑣工作,采用傳統(tǒng)的邏輯分析方法調(diào)試基于FPGA器件實(shí)現(xiàn)的設(shè)計(jì)幾乎不可能。驗(yàn)證方法決定驗(yàn)證結(jié)果的準(zhǔn)確性和驗(yàn)證工作量的大小。目前對(duì)基于FPGA的FIR數(shù)字濾波器的驗(yàn)證,通常采用輸入一個(gè)信號(hào)序列(白噪聲、多頻譜混合信號(hào)等)作為激勵(lì),對(duì)濾波器的輸出結(jié)果進(jìn)行分析對(duì)照,判斷濾波器是否符合設(shè)計(jì)要求。

  4 利用Simulink檢驗(yàn)濾波效果

  Simulink是MATLAB中一個(gè)專(zhuān)門(mén)用于對(duì)動(dòng)態(tài)系統(tǒng)進(jìn)行建模、仿真和分析的軟件包。通過(guò)調(diào)用模塊,可以構(gòu)成仿真數(shù)字濾波器特性的結(jié)構(gòu)框圖。輸入低頻 50 Hz和高頻400 Hz的2個(gè)信號(hào),利用所設(shè)計(jì)的濾波器進(jìn)行濾波。建立仿真電路結(jié)構(gòu),導(dǎo)入前面所設(shè)計(jì)的FIR濾波器,如圖2所示。

  圖3為輸入波形在Simulink中Scopel的波形,圖4為輸出波形在Simulink中Scope的波形。比較圖3和圖4可看出,該FIR濾波器可有效濾除高頻部分。因?yàn)樵贒SPbuilder中,輸入正弦波形是通過(guò)查找表得到的每個(gè)周期256個(gè)點(diǎn)的量化值形式,故無(wú)物理單位,因此輸出波形也是量化值形式。

  5 使用ModelSim進(jìn)行RTL級(jí)仿真

  完成Simulink軟件中的模型設(shè)計(jì),仿真成功后,需要在ModelSim中仿真。因?yàn)镾imulink中的仿真屬于系統(tǒng)驗(yàn)證性質(zhì),是對(duì)mdl文件進(jìn)行算法級(jí)仿真,而生成VHDL描述是RTL級(jí),針對(duì)具體硬件結(jié)構(gòu)。二者之間可能存在軟件理解上的差異,轉(zhuǎn)換后的VHDL代碼實(shí)現(xiàn)可能與mdl模型描述的情況不完全相符,這就需要使用ModelSim進(jìn)行RTL級(jí)功能仿真。圖5所示是采用ModelSim仿真的結(jié)果,即低通濾波器的輸出。可看出,與 simulink中的仿真結(jié)果基本一致。

  6 使用QUARTUS實(shí)現(xiàn)時(shí)序仿真

  ModelSim完成的RTL級(jí)仿真只是功能仿真,其仿真結(jié)果并不能精確反映電路的全部硬件特性,因此,時(shí)序仿真仍十分重要。圖6是用QuartusⅡ?qū)崿F(xiàn)的時(shí)序仿真,可看出,時(shí)序仿真滿足設(shè)計(jì)要求。

  7 使用嵌入式邏輯分析儀SignalTap II測(cè)試

  只進(jìn)行工程軟件仿真遠(yuǎn)遠(yuǎn)不夠,還必須進(jìn)行硬件仿真。signalTap II邏輯分析儀是Quartus II軟件中集成的一個(gè)內(nèi)部邏輯分析軟件,使用它可以觀察設(shè)計(jì)的內(nèi)部信號(hào)波形,方便用戶查找引起設(shè)計(jì)的缺陷。從Simulink建模仿真到Mod- elsim RTL仿真和Quartus II時(shí)序仿真,輸入正弦波都是仿真信號(hào),而不是實(shí)際信號(hào)源。在硬件實(shí)際運(yùn)行時(shí),可以從外部信號(hào)源接入器件內(nèi)部或者在其內(nèi)部存儲(chǔ)正弦波數(shù)據(jù)。這里采用后者,即在頂層文件中引入LPM_ROM宏模塊,在其中存入正弦波數(shù)據(jù)的mif文件(存儲(chǔ)初始化文件),F(xiàn)IR濾波器模塊直接從ROM中讀取數(shù)據(jù)。實(shí)際測(cè)試發(fā)現(xiàn),經(jīng)過(guò)設(shè)計(jì)的低通濾波器后,高頻信號(hào)被濾除,只有輸出低頻信號(hào)(標(biāo)準(zhǔn)的正弦波),濾波效果滿足系統(tǒng)要求,嵌入式邏輯分析儀中的輸出波形如圖7所示。

  8 結(jié)束語(yǔ)

  本文在FPGA內(nèi)利用DSPBuilder實(shí)現(xiàn)FIR數(shù)字低通濾波器,通過(guò)Simulink算法仿真和ModelSim進(jìn)行RTL仿真,接著在 Quartus中進(jìn)行時(shí)序仿真。最后用嵌入式邏輯分析儀SignalTapII進(jìn)行實(shí)際測(cè)試,結(jié)果證明采用該方法設(shè)計(jì)的FIR數(shù)字低通濾波器功能正確,性能良好,可以提高FIR濾波器的設(shè)計(jì)質(zhì)量,加快設(shè)計(jì)進(jìn)程,驗(yàn)證結(jié)果直觀明了。隨著各類(lèi)數(shù)字信號(hào)處理的IP Cores的進(jìn)一步完善,基于FPGA的DSP系統(tǒng)的應(yīng)用會(huì)更加廣泛。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉