當前位置:首頁 > 單片機 > 單片機
[導讀]本文討論的是由高速DSP芯片ADSP—TS101構成的數字式雷達信號處理器。

    在雷達信號處理系統(tǒng)中,被處理的回波信號可能來自運動目標,如飛機、艦艇、車輛等,也可能是固定背景或緩慢運動背景,如海浪和金屬絲干擾所產生的雜波。在實際應用中,從固定雜波背景中提取出運動目標回波是很重要的問題。由于固定雜波和運動目標回波的多譜勒頻移不相同,利用多譜勒濾波器濾去固定雜波而取出運動目標的回波,就可以大大改善在雜波背景下檢測運動目標的能力。由于多種高性能數字信號處理器的出現,使得可以采用軟件通過快速傅里葉變換(FFT)算法來實現窄帶多譜勒濾波器組。

    本文討論的是由高速DSP芯片ADSP—TS101構成的數字式雷達信號處理器。ADSP—TS101數字信號處理器作為雷達信號處理器的核心,主要完成以下功能:一是采用快速傅里葉變換(FFT)算法來實現窄帶多譜勒濾波器組;二是對被檢測信號進行恒虛警處理。本系統(tǒng)在設計時比較好地發(fā)揮了高速DSP芯片ADSP-TS101的良好性能;合理地解決了高速數據率的問題;充分地利用了芯片內部資源;降低了系統(tǒng)設備的復雜性,又保證了系統(tǒng)性能。

1 系統(tǒng)組成及工作原理

    該系統(tǒng)選用ADSP—TS101數字信號處理器作為雷達信號處理器系統(tǒng)的中央處理器。處理器主頻為250 MHz,該處理器內部采用了多條分開的總線,使用多級流水線方式工作,因此具有很高的數據吞吐率和很高的執(zhí)行速度。由于FFT變換要用到大量的乘法運算,而該DSP芯片可以在單指令周期內完成一條乘法指令。加上該DSP芯片的指令系統(tǒng)中有專用的位翻轉尋址指令,這項操作在FFT處理中是必須的,所以非常適合于做FFT處理。同時,采用浮點運算可以不必擔心運算溢出的問題,具有較高的運算精度。由ADSP—TS101數字信號處理器為核心構成的雷達信號處理器的基本組成框圖如圖1所示。

    對從前級送過來的每個周期的回波數據都存入下面的矩陣的第一行,再把下一個周期回波數據存入矩陣的第二行。N個周期之后,便形成了一個N行、M列的矩陣:

    FFT處理則對每一列的數據做FFT變換來實現相參積累處理,得到每一個距離單元回波信號的多普勒信息。如果第m個距離單元有目標出現,則第m列的N個數據經FFT處理后將產生與目標速度v相應的數據輸出。這樣我們就檢測到運動目標的信息。

    在前后級之間傳輸數據時,利用鏈路口來進行數據傳輸。ADSP-TS101一共有4個8位的鏈路口。ADSP-TS101的鏈路口可以達到很高的數據傳輸速率,適于進行高速數據傳輸,而且電路結構比較簡單。在內部數據存儲方式上,采用乒乓存儲結構。在某一幀中,若A存儲區(qū)用于存儲前級電路傳輸過來的數據,則B存儲區(qū)中的數據供DSP進行處理,在下一幀則反過來。程序固化在FLASH存儲器中,復位后自動加載到DSP的程序存儲區(qū)中。而被處理的數據全部存放在DSP的數據存儲區(qū)中。這種分開的存儲結構加上DSP內部的多總線結構使得讀取指令和訪問數據可以同時進行,提高了運行效率。

    本系統(tǒng)設計時利用DSP內部的DMA(直接內存訪問)功能。DMA(直接內存訪問)功能可以在不需要內核干預的情況下在2塊存儲器之間傳輸數據。DMA控制器有自己的源地址和目的地址產生器。利用DSP內部的2塊內部數據存儲區(qū)和多總線結構,在內核對一塊內部RAM中的數據進行處理時,利用DMA在另一塊內部RAM和外部存儲器之間交換數據。

2 基本工作流程

    本系統(tǒng)在主處理程序中進行FFT積累處理,在主存儲器的輸入數據緩沖區(qū)中存儲完一個相參處理周期的數據后開始對其進行FFT處理。在主處理程序進行FFT處理的過程中,DSP響應定時中斷,在主存儲器的另一塊輸入數據緩沖區(qū)中存儲下一個相參處理周期的數據。在主處理程序完成一個處理周期后返回時切換這兩塊緩沖區(qū),處理其中一塊緩沖區(qū)中的數據,而在另一塊緩沖區(qū)中準備數據。在ADSP-TS101芯片的內部有兩塊大小為64 k個32位字的RAM塊,由于CPU訪問內部RAM的速度比訪問外部RAM的速度快,而且在做FFT運算的過程中要多次訪問同一組數據。為了提高處理效率,最好是把數據成批地讀入到內部RAM中進行處理,處理完后再成批地送出去。

    全部距離單元的數據處理完后,主處理程序讀取控制字進行判斷,看是否要做恒虛警率(CFAR)處理,如果不做則跳過這一段程序,如果做則進入恒虛警(CFAR)處理部分。恒虛警率(CFAR)處理方法采用左右距離單元平均選大恒虛警電路,采用軟件實現。通過計算被檢測單元兩側的平均雜波電平,選取其中的較大者作為檢測門限,當被檢測單元的信號超過檢測門限時,將被檢測單元的數據輸出,當被檢測單元的信號小于檢測門限時,輸出數據零。處理結果存放在輸出緩沖區(qū)中。處理程序將輸出緩沖區(qū)中的處理結果通過鏈路口輸出到后級電路。輸出結果后主程序返回。

    由于整個處理系統(tǒng)的工作過程比較復雜,因此,軟件的設計與調試是很重要的。在處理器的工作過程中,包含了按照系統(tǒng)定時信號同步地與前后級之間傳輸數據,以總線并行的方式同時從外部存儲器向DSP內部存儲器輸送待處理數據和DSP對另一塊內部存儲器中已存好的數據進行運算處理,對工作方式控制字的響應與工作方式的切換等操作。這就要求在軟件結構上進行合理的設計與配置,并注意發(fā)揮DSP指令功能強和操作靈活的優(yōu)點。充分利用處理器的內部資源。圖2是經簡化的處理程序流程圖。

3 結語

    數字信號處理相對于模擬信號處理有很大的優(yōu)越性,表現在精度高、靈活性大、可靠性好,采用具有很強編程能力的通用DSP實現數字信號處理正得到越來越廣泛的應用。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉