當前位置:首頁 > 通信技術 > 通信技術
[導讀] Adsp-TS101性能比ADSP21160有顯著提高,且與之兼容,使得以ADSP21160開發(fā)的產(chǎn)品升級快速、簡捷。Adsp-TS101是64位處理器,工作在250 MHz時鐘下,可進行32位定點和32位或40位浮點運算,提供最高1500 MFLOPS(Million

 Adsp-TS101性能比ADSP21160有顯著提高,且與之兼容,使得以ADSP21160開發(fā)的產(chǎn)品升級快速、簡捷。Adsp-TS101是64位處理器,工作在250 MHz時鐘下,可進行32位定點和32位或40位浮點運算,提供最高1500 MFLOPS(Millions of floating-pointoperations per second,每秒執(zhí)行百萬次浮點操作)的運算能力;內(nèi)部具有6 M位雙口 SRAM,同時集成了I/O處理器,加上內(nèi)部總線,消除了I/O瓶頸。此外,Adsp-TS101適宜多處理器結構,內(nèi)部集成總線仲裁,通過鏈路(1ink)12I和外部(external)口可支持并行處理器,而不需任何附加邏輯電路,每一個處理器可直接讀寫任何一個并行處理器的內(nèi)存。本文簡要介紹其性能、應用特點及芯片內(nèi)部的系統(tǒng)結構和功能框圖,給出Adsp-TS101的一種典型應用,并說明DSP的電源供電和功耗的計算方法。

  1 Adsp-TS101的主要性能

  Adsp-TS101的主要性能如下:

  采用TigerSHARC結構,具有3條獨立總線用于取指令、取數(shù)據(jù)、不間斷I/O;

  指令周期4 ns,工作時鐘250 MHz;

  單指令流多數(shù)據(jù)流(SIMD)提供兩個運算單元,每個有一個算術邏輯單元、乘法器、移位器、寄存器組,可同時在兩個運算單元上進行同一指令下對不同數(shù)據(jù)的32位操作;

  提供最大1 500 MFLOPS運算能力;

  片內(nèi)6 M位雙口SRAM,允許CPU、Host和DMA的獨立存取;

  有14個DMA通道,可進行內(nèi)存和外存、外設、主處理器、串(serial)口、鏈路(1ink)口之間的數(shù)據(jù)傳輸;

  有2個數(shù)據(jù)地址發(fā)生器(IALU),允許取模和按位取反操作;

  片內(nèi)集成I/0處理器、6 M位雙口 SRAM,具有串行、連接、外部總線和JTAG測試口,支持多處理器結構;

  并行總線和多運算單元,使單周期可執(zhí)行1次算術邏輯運算、1次乘法、1次雙口SRAM的讀或?qū)?,以?次取指操作,CPU與內(nèi)存之間可進行每周期4個32位浮點字的傳輸;

  簇式多處理器最高可支持8個TigerSHARC Adsp-TS101。

  Adsp-TS101性能測試如表1、2所列。

  


 

  2 Adsp-TS101的系統(tǒng)結構框圖和功能簡介

  圖1為ADSP一TSl01的系統(tǒng)結構框圖。由圖可見,Adsp-TS101包括PEX、PEY兩個運算單元,每一個浮點運算有一個算術邏輯單元、乘法器、移位器、32字寄存器組。另外,算術邏輯單元、乘法器、移位器為并行排列,可進行單周期多功能操作,如在同一機器周期中算術邏輯單元和乘法器可同時進行操作。

  

 

  當數(shù)據(jù)在存儲器和寄存器之間傳遞時,IALU提供存儲器的地址。每個IALU有一個算術邏輯單元、32字寄存器組。

  程序控制器包括指令隊列緩沖器(IAB)和分支目標緩沖器(BTB)。Adsp-TS101既有4個外部中斷IRQ3~O,也有內(nèi)部中斷。

  3條128位總線提供高的寬帶連接。每個總線允許每個周期4條指令或4隊列數(shù)據(jù)進行傳輸。外部口和其他鏈路口的片上單元也用這些總線訪問存儲器。在每個周期僅能訪問一個存儲器塊,故DMA或外部口傳輸與處理器核在訪問同一塊時必須進行競爭。

  片內(nèi)6 M位SRAM,分為3個(M0、M1、M2)128位寬的2 M位的塊,可組合構成數(shù)據(jù)、程序存儲器,每個SRAM與兩個總線相連,允許單周期內(nèi)完成和CPU之間4個數(shù)的傳輸。

  外部口支持與片外存儲器、主機(host)及8片Adsp-TS101的多處理器接口。外部口支持同步、異步及突發(fā)式存取。

  Adsp-TS101提供了4個鏈路口,每個鏈路口是8位雙向口,與SHARC DSP口不兼容。

  DMA控制器支持獨立于處理器的后臺零等待數(shù)據(jù)傳輸。14個DMA通道分別與外部口(4)、鏈路(1ink)口(8),autoDMA寄存器(2)相連,外部總線可采用8/16/32/64位字長進行DMA操作。此外還有JTAG測試口及片內(nèi)仿真。

  串口支持250 Mb/s的收發(fā)獨立的同步傳輸。

  具有IEEE JTAG標準1149.1測試口和片內(nèi)仿真。

  27 mm×27 mm或19 mm×19 mm PBGA封裝。

  內(nèi)部ADD1.2 V,外部ADD3.3 V。

  3 Adsp-TS101的典型應用

  根據(jù)ADSP-TS101的系統(tǒng)結構特點,給出Adsp-TS101在雷達信號處理方面的典型應用,如圖2所示。信號處理機主要由以下幾部分組成。

  

 

  ① 運放及A/D。DPMCW接收機視頻輸出信號幅度為O~+4 V,經(jīng)運放接收后,輸出到A/D的模擬輸入端。運放及A/D分為I、Q兩路輸入,以32位定點數(shù)同時采集到DSP1,在DSP1內(nèi)分為I、Q兩部分進行處理。

  ② CPLD。CPLD內(nèi)部主要完成對數(shù)據(jù)的鎖存,產(chǎn)生A/D采樣時鐘、各個DSP的中斷請求信號和數(shù)據(jù)發(fā)送的同步信號。

 ?、?DSP1。DSP1主要完成:A/D數(shù)據(jù)輸入變換,并輸出到DSP2;系統(tǒng)自舉。系統(tǒng)采用EPROM自舉方式,4個DSP的加載任務由DSP1完成。初始化時,DSP1通過鏈路口1發(fā)出一個控制字,將工作參數(shù)傳給DSP2、DSP3、DSP4。鏈路口3和鏈路口4用于系統(tǒng)自舉。

 ?、?DSP2。DSP2完成2048點FFT運算。輸入數(shù)據(jù)用鏈路口0和鏈路口2,輸出數(shù)據(jù)用鏈路口1和鏈路口3。鏈路口4用于系統(tǒng)自舉。

 ?、?DSP3。DSP3完成門限判斷與固定目標對消和動目標運動速度的校正。

 ?、?DSP4和DPRAM。DSP4完成數(shù)據(jù)積累,然后對數(shù)據(jù)進行整理并輸出。

  這個例子充分體現(xiàn)了ADSP-TSl01適宜多處理器結構,通過鏈路(1ink)口支持串行處理器,而不需要任何附加邏輯電路的優(yōu)勢。

  4 電源供電及功耗估計

  (1) 電源供電

  Adsp-TS101有三個電源,其中數(shù)字3.3 V為l/0供電;數(shù)字1.2 V為DSP內(nèi)核供電;模擬1.2 V為內(nèi)部鎖相環(huán)和倍頻電路供電。Adsp-TS101要求數(shù)字3.3 V和數(shù)字1.2 V同時上電。如果無法嚴格同步,則應保證核電源1.2 V先上電,l/0電源3.3 v后上電。本系統(tǒng)在數(shù)字3.3 V輸入端并聯(lián)了一個大電容,而在數(shù)字1.2 v輸入端并聯(lián)了一個小電容。其目的就是為了保證3.3 v充電時間大于1.2 v充電時間,以便很好地解決電源供電先后的問題。

  (2)外部口功耗估計

  外部口的功耗主要是輸出引腳(例如數(shù)據(jù)線的某個位由高到低,或由低到高)轉(zhuǎn)換的功率消耗,而且該功耗與系統(tǒng)無關。由于這種轉(zhuǎn)換的外部平均電流為0.137 A,因此,功耗為PDD=VD×lDD=3.3 V×0.137 A="0".45 W

  (3)內(nèi)核功耗估計

  內(nèi)核最大電流為1.277 A。該電流是DSP進行單指令流多數(shù)據(jù)流(SIMD)方式下,4個16位定點字乘加與2個四字讀取并行操作以及進行由外部口到內(nèi)部存儲器DMA操作所需的電流。實際上,DSP內(nèi)核電流大小還和內(nèi)核工作頻率有關,圖3所示是其內(nèi)核電流與頻率的關系曲線。因此,供給DSP內(nèi)核電流可根據(jù)不同的并行處理任務和內(nèi)核工作頻率來確定。若并行處理較少,工作頻率低,所需電流就小。這樣,最大內(nèi)核功耗為PDD=VDD×IDD=1.2 V×1.277 A="1".534 W。

  

 

  結 語

  本文介紹了Adsp-TS101芯片及其在雷達信號處理方面的應用。該應用系統(tǒng)充分利用了Adsp-TS101高速的運算能力、數(shù)據(jù)吞吐量大以及易于多片連接,可對數(shù)據(jù)進行串行處理的特點。文中還討論了DSP應用過程中的電源設計和功耗問題,因而具有一定的工程指導意義。目前該系統(tǒng)已成功用于某雷達系統(tǒng)。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉