當(dāng)前位置:首頁(yè) > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀]摘要:現(xiàn)行的機(jī)載雷達(dá)一般都采用電視體制的PAL制或VGA制式,這兩種信號(hào)均為模擬信號(hào),模擬信號(hào)在用于現(xiàn)代的液晶顯示時(shí),要經(jīng)歷先D /A后A/D的變換,經(jīng)過(guò)變換后信號(hào)必然有所損失,為了避免這種損失,提出了一種使用高

摘要:現(xiàn)行的機(jī)載雷達(dá)一般都采用電視體制的PAL制或VGA制式,這兩種信號(hào)均為模擬信號(hào),模擬信號(hào)在用于現(xiàn)代的液晶顯示時(shí),要經(jīng)歷先D /A后A/D的變換,經(jīng)過(guò)變換后信號(hào)必然有所損失,為了避免這種損失,提出了一種使用高速數(shù)字接口——DVI的顯示方式,此種顯示方式可完全保證數(shù)字視頻在顯示過(guò)程中不會(huì)引進(jìn)任何損失,本設(shè)計(jì)已成功運(yùn)用到一款機(jī)栽雷達(dá)中,使得該雷達(dá)的顯示分辯率和穩(wěn)定度均有較大提升,本設(shè)計(jì)使用SiI1160為接口器件,數(shù)字視頻形成電路由FPGA構(gòu)成,實(shí)驗(yàn)證明此種設(shè)計(jì)穩(wěn)定可靠,完全達(dá)到產(chǎn)品要求。
關(guān)鍵詞:DVI接口;VGA;機(jī)載雷達(dá);現(xiàn)場(chǎng)可編程邏輯門(mén)陣列

    目前大多數(shù)機(jī)載雷達(dá)與顯示設(shè)備之間都是通過(guò)PAL制視頻信號(hào)或模擬VGA接口連接傳輸,機(jī)載雷達(dá)內(nèi)部以數(shù)字方式生成的顯示圖像信息,被顯示接口中的D/A(數(shù)字/模擬)轉(zhuǎn)換器轉(zhuǎn)變?yōu)镽、G、B三原色信號(hào)和行、場(chǎng)同步信號(hào)或是含有同步的全電視信號(hào),信號(hào)通過(guò)電纜傳輸?shù)斤@示設(shè)備中。對(duì)于模擬顯示設(shè)備,如模擬CRT顯示器,信號(hào)被直接送到相應(yīng)的處理電路,驅(qū)動(dòng)控制顯像管生成圖像。而對(duì)于LCD、LED、DLP等數(shù)字顯示設(shè)備,顯示設(shè)備中需配置相應(yīng)的A/D(模擬/數(shù)字)轉(zhuǎn)換器,將模擬信號(hào)轉(zhuǎn)變?yōu)閿?shù)字信號(hào)。在經(jīng)過(guò)D/A和A/D兩次轉(zhuǎn)換后,不可避免地造成了一些圖像細(xì)節(jié)的損失。由于目前大多數(shù)機(jī)載顯示設(shè)備都是LCD、LED、DLP等數(shù)字顯示設(shè)備,為了減少不必要的信息損失,DVI等數(shù)字顯示接口越來(lái)越多地被運(yùn)用到機(jī)載雷達(dá)中。

1 DVI簡(jiǎn)介
    1999年,由Silicoil Image、Intel、Compaq、IBM、HP、NEC、Fuiitsu等公司共同組成數(shù)字顯示工作組(DDWG,DigitalDisplayWorking Group)推出的數(shù)字顯示接口(DVI,Digital VisualInterface)標(biāo)準(zhǔn)。
    DVI標(biāo)準(zhǔn)由DDWG于1994年4月正式推出,它的基礎(chǔ)是Silicon Image公司的PanalLink接口技術(shù),PanalLink接口技術(shù)采用的是最小化傳輸差分信號(hào)(TMDS,Transition Mini-mizedDifferential Signaling)作為基本電氣連接。計(jì)算機(jī)中生成的圖像信息傳送到顯示處理單元(顯卡)中,經(jīng)處理并編碼成數(shù)據(jù)信號(hào),數(shù)據(jù)信號(hào)中包含了一些像素信息、同步信息以及一些控制信息,信息通過(guò)三個(gè)通道輸出。同時(shí)還有一個(gè)通道用來(lái)傳送使發(fā)送和接收端同步的時(shí)鐘信號(hào)。每一個(gè)通道中的數(shù)據(jù)以差分信號(hào)方式傳輸,因此每一個(gè)通道需要2根傳輸線(xiàn)。由于采用差分信號(hào)傳輸,數(shù)據(jù)發(fā)送和接收中識(shí)別的都是壓差信號(hào),因此傳輸線(xiàn)纜長(zhǎng)度對(duì)信號(hào)影響較小,可以實(shí)現(xiàn)遠(yuǎn)距離的數(shù)據(jù)傳輸。在接收端對(duì)接收到的數(shù)據(jù)進(jìn)行解碼,并處理生成圖像信息供數(shù)字顯示設(shè)備顯示,在DVI標(biāo)準(zhǔn)中對(duì)接口的物理方式、電氣指標(biāo)、時(shí)鐘方式、編碼方式、傳輸方式、數(shù)據(jù)格式等進(jìn)行了嚴(yán)格的定義和規(guī)范,對(duì)于數(shù)字顯示設(shè)備,由于沒(méi)有D/A和A/D轉(zhuǎn)換過(guò)程,避免了圖像細(xì)節(jié)的丟失,從而保證了計(jì)算機(jī)生成圖像的完整再現(xiàn)。在DVI接口標(biāo)準(zhǔn)中還增加了一個(gè)熱插拔監(jiān)測(cè)信號(hào),從而真正實(shí)現(xiàn)了即插即用。
    DVl有DVI1.0和DVI2.0兩種標(biāo)準(zhǔn),其中DVI1.0僅用了其中的一組信號(hào)傳輸信道(data0~data2),傳輸圖像的最高像素時(shí)鐘為165 M,信道中的最高信號(hào)傳輸碼流為1.65 GHz,最高分辨率可達(dá)1 600x1 200x60。而DVI2.0則用了全部的兩組信號(hào)傳輸信道(data0~data5),傳輸圖像的最高像素時(shí)鐘為330 M,可支持1 920x1 280分辨率,支持HDMI格式,每組信道中的最高信號(hào)傳輸碼流也為1.65 GHz。
    DVI信號(hào)在傳輸過(guò)程中有其特殊性,即由于數(shù)據(jù)碼流過(guò)快,使得傳輸距離有限,以1 600×1 200×60為例,按規(guī)定,可傳輸5m,在目前的實(shí)際應(yīng)用中,可完成7m左右,以1 280x1 024x70為例,可傳輸10 m;1 024x768x75能傳到13~14 m。

2 DVI種類(lèi)及參數(shù)
    DVI接頭有3種,分別是DVI—Digital(DVI—D)、DVI—Analog(DVI—A)跟DVI—Integrated(DVI—I)。DVI—Digital(DVI—D)只支持?jǐn)?shù)字顯示的設(shè)備,DVI—Analog(DVI—A)只有支持模擬顯示的設(shè)備,DVI—Integrated(DVI-I)則是支持?jǐn)?shù)字顯示跟模擬顯示。從接口定義上可以看出,DVI—I實(shí)際上是在DVI—D的基礎(chǔ)上增加了模擬接口。之所有會(huì)有這樣的搭配,因?yàn)镈VI雖然是為了數(shù)字顯示設(shè)備所訂定的標(biāo)準(zhǔn),但是因?yàn)橥高^(guò)數(shù)字的傳送不會(huì)降低畫(huà)面的效果,再加上為了考量能夠轉(zhuǎn)換成模擬訊號(hào),所以才會(huì)有DVI—D、DVI—A跟DVI—I這3種接頭,其中DVI—I可以兼容DVI—D裝置(包括連接線(xiàn)),但是DVI—D接頭卻不能夠使用DVI—I連接線(xiàn),所以數(shù)字顯示設(shè)備是DVI—D的接頭,連接線(xiàn)是DVI—I的接頭,顯示卡是DVI—I的接頭。且DVI—I也可轉(zhuǎn)接成為D—sub 15pin。
    DVI可實(shí)現(xiàn)從VGA到0XGA幾種不同分辯率如表1如示。


    雙鏈路DVI與單鏈路DVI可實(shí)現(xiàn)的分辯率對(duì)照表,如表2所示。
    視頻幀由VSYNC個(gè)視頻行組成,每一行由HSYNC個(gè)像素,水平門(mén)與垂直門(mén)的“與”函數(shù)即為可視區(qū)域,圖像的其他區(qū)域?yàn)橄[區(qū)。目前存在很多種不同VGA模式,以下就常見(jiàn)的各種模式種參數(shù)進(jìn)行說(shuō)明,給出VGA模式中各種時(shí)序參數(shù)可以參考,水平(行)時(shí)序如表3所示,垂直(場(chǎng))時(shí)序如表4所示。


    當(dāng)有效時(shí)間增加時(shí),它超過(guò)了場(chǎng)同步信號(hào)的上升沿,因此前沿為-1在實(shí)際設(shè)計(jì)中如何通過(guò)不同的系統(tǒng)頻率確定適當(dāng)?shù)娘@示模式,例如在某開(kāi)發(fā)板中FPGA的系統(tǒng)時(shí)鐘頻率為50 MHz。這個(gè)時(shí)鐘頻率可以用來(lái)設(shè)計(jì)顯示800x600模式,為了顯示器顯示效果好,采用場(chǎng)頻(刷新頻率)75 Hz,那么幀長(zhǎng)可以確定為666,而行總長(zhǎng)設(shè)計(jì)為1 000像素。

3 在機(jī)載雷達(dá)系統(tǒng)中的運(yùn)用
    過(guò)去的機(jī)載雷達(dá)多用PAL制的視頻信號(hào)或VGA信號(hào),在本設(shè)計(jì)中根據(jù)DVI的有關(guān)特性,結(jié)合機(jī)載雷達(dá)的具體需求,設(shè)計(jì)了如圖1所示的DVI系統(tǒng)。


    其實(shí)現(xiàn)過(guò)程如下,PPC405將需要顯示的圖像數(shù)據(jù)按行列要求寫(xiě)入顯示存貯器,視頻時(shí)序電路和讀顯存地址形成電路將顯示存貯器的數(shù)據(jù)按DVI顯示的要求送入DVI接口電路,再由DVI接口電路形成差分的高速串行信號(hào)和時(shí)鐘信號(hào)通過(guò)DVI專(zhuān)用電纜送入DVI顯示器。圖1中除了DVI接口電路外均用FPGA形成,F(xiàn)PGA可以靈活地形成不同的行場(chǎng)信號(hào)和符合要求的顯示緩存區(qū)。
    DVI的關(guān)鍵器件(DVI接口芯片)SiI1160的設(shè)計(jì)簡(jiǎn)圖如圖2所示,數(shù)字視頻信號(hào)由FPGA(XC2VPS0)產(chǎn)生,由于XC2VP50內(nèi)部資源較為豐富,控制整個(gè)圖形產(chǎn)生的CPU(PPC405)用片內(nèi)的硬核實(shí)現(xiàn)除了DVI接口器件以外的幾乎所有器件(包括VRAM,CPU,F(xiàn)LASH,控制邏輯電路等),由于SiI1160有許多信號(hào)是高速數(shù)字信號(hào),所以在該器件周?chē)黾幼銐虻碾姶疟Wo(hù)元件,SiI1160的CLK信號(hào)由所顯示的圖像分辯率決定的,具體選擇如前表所述,該器件片內(nèi)有數(shù)字鎖相環(huán)電路用于倍頻,為了保證鎖相環(huán)電路穩(wěn)定可靠工作,需要給鎖相環(huán)電路提供穩(wěn)定的電源,如圖2中的W1,模擬電源需經(jīng)電感隔離后提供,輸出數(shù)字圖像信號(hào)需經(jīng)如圖所示的濾波電路處理后輸出,方能保證高速數(shù)據(jù)的穩(wěn)定傳送。


    以往的機(jī)載雷達(dá)一般采用電視制式的視頻信號(hào)或VGA制式的信號(hào),這些信號(hào)均是模擬信號(hào),模擬信號(hào)在用于液晶顯示時(shí),由于需要先D/  A,再A/D的轉(zhuǎn)換,這樣就存在一定程度的信息損失,采用DVI顯示接口設(shè)計(jì),可以有效避免由于數(shù)模模數(shù)轉(zhuǎn)換而引進(jìn)的信息損失,最大限度地保證了雷達(dá)顯示信號(hào)的真實(shí)性和完整性。
    DVI顯示接口的成功運(yùn)用,為機(jī)載雷達(dá)引進(jìn)了一種全數(shù)字的在信號(hào)傳輸環(huán)節(jié)沒(méi)有任何信息損失的顯示方式,由于該種方式具有如上優(yōu)點(diǎn),必將在未來(lái)的機(jī)載雷達(dá)中得到越來(lái)起多的運(yùn)用。
    在印制板的工程設(shè)計(jì)中,要按照數(shù)字高頻電路的要求設(shè)計(jì),要注意對(duì)差分信號(hào)的保護(hù),按差分信號(hào)的要求布線(xiàn)(如保持等長(zhǎng)和平行等),對(duì)DVI接口器件周邊在布線(xiàn)時(shí)要注意電磁保護(hù),以減少信號(hào)損失。

4 結(jié)束語(yǔ)
    從目前的趨勢(shì)來(lái)看,DVI由于可以支持高分辨率(雙路時(shí)最高可達(dá)2 048x1 536)顯示和無(wú)信息損失等優(yōu)點(diǎn),再加上數(shù)字顯示設(shè)備的不斷普及,其應(yīng)用領(lǐng)域?qū)?huì)越來(lái)越廣。越來(lái)越多的雷達(dá)出于諸多方面的考慮已提出要用DVI方式進(jìn)行顯示,而且DVI在技術(shù)方面是成熟的,相信在不遠(yuǎn)的將來(lái),DVI顯示接口在雷達(dá)上的運(yùn)用將會(huì)越來(lái)越多。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話(huà)語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉