當(dāng)前位置:首頁 > 測(cè)試測(cè)量 > 測(cè)試測(cè)量
[導(dǎo)讀]在高速數(shù)據(jù)采集中,高速ADC的選用和數(shù)據(jù)的存儲(chǔ)是兩個(gè)關(guān)鍵問題。本文介紹一種精度為12位、采樣速率達(dá)25Msps的高速模數(shù)轉(zhuǎn)換器AD9225,并給出其與8位RAM628512存儲(chǔ)器的接口電路。由于存儲(chǔ)操作的寫信號(hào)線是關(guān)鍵所在,故給出

在高速數(shù)據(jù)采集中,高速ADC的選用和數(shù)據(jù)的存儲(chǔ)是兩個(gè)關(guān)鍵問題。本文介紹一種精度為12位、采樣速率達(dá)25Msps的高速模數(shù)轉(zhuǎn)換器AD9225,并給出其與8位RAM628512存儲(chǔ)器的接口電路。由于存儲(chǔ)操作的寫信號(hào)線是關(guān)鍵所在,故給出其詳細(xì)的獲取方法。

關(guān)鍵詞 高速ADC 高速數(shù)據(jù)采集 AD9225

1  AD9225的結(jié)構(gòu)

  AD9225是ADI公司生產(chǎn)的單片、單電源供電、12位精度、25Msps高速模數(shù)轉(zhuǎn)換器,片內(nèi)集成高性能的采樣保持放大器和參考電壓源。AD9225采用帶有誤差校正邏輯的四級(jí)差分流水結(jié)構(gòu),以保證在25Msps采樣率下獲得精確的12位數(shù)據(jù)。除了最后一級(jí),每一級(jí)都有一個(gè)低分辨率的閃速A/D與一個(gè)殘差放大器(MDAC)相連。此放大器用來放大重建DAC的輸出和下一級(jí)閃速A/D的輸入差,每一級(jí)的最后一位作為冗余位,以校驗(yàn)數(shù)字誤差,其結(jié)構(gòu)如圖1所示。


圖1  AD9225結(jié)構(gòu)圖

2  AD9225的輸入和輸出

  (1)  時(shí)鐘輸入

  AD9225采用單一的時(shí)鐘信號(hào)來控制內(nèi)部所有的轉(zhuǎn)換,A/D采樣是在時(shí)鐘的上升沿完成。在25Msps的轉(zhuǎn)換速率下,采樣時(shí)鐘的占空比應(yīng)保持在45%~55%之間;隨著轉(zhuǎn)換速率的降低,占空比也可以隨之降低。在低電平期間,輸入SHA處于采樣狀態(tài);高電平期間,輸入SHA處于保持狀態(tài)。圖2為其時(shí)序圖。圖2中:


圖2  AD9225時(shí)序圖

  tch——高電平持續(xù)時(shí)間,最小值為18 ns;
  tcl——低電平持續(xù)時(shí)間,最小值為18 ns;
  tod——數(shù)據(jù)延遲時(shí)間,最小值為13 ns。

  從時(shí)序圖可以看出:轉(zhuǎn)換器每個(gè)時(shí)鐘周期(上升沿)捕獲一個(gè)采樣值,三個(gè)周期以后才可以輸出轉(zhuǎn)換結(jié)果。這是由于AD9225采用的四級(jí)流水結(jié)構(gòu),雖然可以獲得較高的分辨率,但卻是以犧牲流水延遲為代價(jià)的。

 ?。?)  模擬輸入AD9225的模擬輸入引腳是VINA、VINB,其絕對(duì)輸入電壓范圍由電源電壓決定:

  其中, AVSS正常情況下為0 V,AVDD正常情況下為+5 V。

  AD9225有高度靈活的輸入結(jié)構(gòu),可以方便地和單端或差分輸入信號(hào)進(jìn)行連接。采用單端輸入時(shí),VINA可通過直流或交流方式與輸入信號(hào)耦合,VINB要偏置到合適的電壓;采用差分輸入時(shí),VINA和VINB要由輸入信號(hào)同時(shí)驅(qū)動(dòng)。

  (3)  數(shù)字輸出

  AD9225 采用直接二進(jìn)制碼輸出12位的轉(zhuǎn)換數(shù)據(jù),并有一位溢出指示位(OTR),連同最高有效位可以用來確定數(shù)據(jù)是否溢出。圖3為溢出和正常狀態(tài)的邏輯判斷圖。


圖3  溢出和正常狀態(tài)的邏輯判斷圖

3  AD9225參考電壓和量程的選用

  參考電壓VREF決定了AD9225的量程,即

  滿刻度量程= 2×VREF

  VREF的值由SENSE引腳確定。如果SENSE與AVSS 相連,VREF是2.0 V,量程是0~4 V;如果SENSE與VREF直接相連, VREF是1.0 V,量程是0~2 V;如果SENSE與VREF通過電阻網(wǎng)絡(luò)相連,則VREF可以是1.0~2.0 V之間的任意值,量程是0~2VREF;如果SENSE與AVDD 相連,表示禁用內(nèi)部參考源,即VREF由外部參考電壓源驅(qū)動(dòng)。內(nèi)部電路用到的參考電壓是出現(xiàn)在CAPT和CAPB端。表1是參考電壓和輸入量程的總結(jié)。

表1  參考電壓和輸入量程

4  AD9225的存儲(chǔ)方案設(shè)計(jì)

  在高速數(shù)據(jù)采集電路的實(shí)現(xiàn)中,有兩個(gè)關(guān)鍵的問題:一是模擬信號(hào)的高速轉(zhuǎn)換;二是變換后數(shù)據(jù)的存儲(chǔ)及提取。AD9225的采樣速度可達(dá)25Msps,完全可以滿足大多數(shù)數(shù)據(jù)采集系統(tǒng)的要求,故首要解決的關(guān)鍵問題是與存儲(chǔ)器的配合問題。 在數(shù)據(jù)采集電路中, 有以下幾種存儲(chǔ)方案可供選擇。

(1)  分時(shí)存儲(chǔ)方案

  分時(shí)存儲(chǔ)方案的原理是將高速采集到的數(shù)據(jù)進(jìn)行分時(shí)處理, 通過高速鎖存器按時(shí)序地分配給N個(gè)存儲(chǔ)器。雖然電路中增加了SRAM的片數(shù),但使存儲(chǔ)深度增加,用低價(jià)格的SRAM構(gòu)成高速數(shù)據(jù)存儲(chǔ)電路,獲得較高的(單位速度×單位存儲(chǔ)深度)/價(jià)格比。但由于電路單數(shù)據(jù)口的特點(diǎn),不利于數(shù)據(jù)的實(shí)時(shí)處理,并且為使數(shù)據(jù)被鎖存后留有足夠的時(shí)間讓存儲(chǔ)器完成數(shù)據(jù)的存儲(chǔ),需要產(chǎn)生特殊的寫信號(hào)線 。

(2)雙端口存儲(chǔ)方案

  雙端口存儲(chǔ)器的特點(diǎn)是,在同一個(gè)芯片里,同一個(gè)存儲(chǔ)單元具有相同的兩套尋址機(jī)構(gòu)和輸入輸出機(jī)構(gòu),可以通過兩個(gè)端口對(duì)芯片中的任何一個(gè)地址作非同步的讀和寫操作,讀寫時(shí)間最快達(dá)到十幾ns。當(dāng)兩個(gè)端口同時(shí)(5 ns以內(nèi) )對(duì)芯片中同一個(gè)存儲(chǔ)單元尋址時(shí), 芯片中有一個(gè)協(xié)調(diào)電路將參與協(xié)調(diào)。雙端口存儲(chǔ)器方案適用于小存儲(chǔ)深度、數(shù)據(jù)實(shí)時(shí)處理的場(chǎng)合。由于雙端口存儲(chǔ)器本身具備了兩套尋址系統(tǒng),在電路的設(shè)計(jì)時(shí),可以免去在數(shù)據(jù)存儲(chǔ)和讀取時(shí)對(duì)地址時(shí)鐘信號(hào)的切換問題的考慮,使數(shù)據(jù)變得簡(jiǎn)單和快捷。

(3)先進(jìn)先出存儲(chǔ)方案

  先進(jìn)先出存儲(chǔ)器的同一個(gè)存儲(chǔ)單元配備有兩個(gè)口:一個(gè)是輸入口,只負(fù)責(zé)數(shù)據(jù)的寫入;另一個(gè)是輸出口,只負(fù)責(zé)數(shù)據(jù)的輸出。先進(jìn)先出(FIFO)存儲(chǔ)器方案適用于小存儲(chǔ)深度,數(shù)據(jù)需實(shí)時(shí)處理的場(chǎng)合。

  對(duì)用戶而言,存儲(chǔ)器的存儲(chǔ)速度和存儲(chǔ)容量是一對(duì)矛盾體:雙口RAM和FIFO可以實(shí)現(xiàn)很高的存儲(chǔ)速度,但其存儲(chǔ)容量難以滿足對(duì)大量數(shù)據(jù)存儲(chǔ)的需求;一般的靜態(tài)RAM雖然速度有限,但其存儲(chǔ)深度卻是雙口RAM和FIFO難以企及的,并且可以容易地實(shí)現(xiàn)多片擴(kuò)展。對(duì)高速數(shù)據(jù)采集系統(tǒng)而言,由于采樣速率快、數(shù)據(jù)多,要求存儲(chǔ)深度比較大,實(shí)時(shí)處理的難度比較高,一般的靜態(tài)RAM就可以滿足速度要求。628512容量為512Kbit,存取時(shí)間70 ns,可以滿足10Msps以上的采樣要求,比較具有典型意義。圖4是AD9225與628512的接口電路圖,存儲(chǔ)方案實(shí)際是分時(shí)存儲(chǔ)的特例。


圖4  AD9225與628512的接口圖
AD9225輸出的12位數(shù)據(jù),再加溢出指示位OTR共13位與兩片628512相連。兩片628512組成并聯(lián)結(jié)構(gòu),由同一地址發(fā)生器產(chǎn)生地址,同一寫信號(hào)線控制寫操作。20位地址發(fā)生器由五片同步計(jì)數(shù)器74161構(gòu)成。注意,此處不能采用異步計(jì)數(shù)器,因?yàn)楫惒接?jì)數(shù)器的輸出延時(shí)太大。

  存儲(chǔ)器的存儲(chǔ)過程可以分解成三個(gè)過程來討論:① 地址碼加在RAM芯片的地址輸入端,選中相應(yīng)的存儲(chǔ)單元,使其可以進(jìn)行寫操作。② 將要寫入的數(shù)據(jù)放在數(shù)據(jù)總線上。③ 加上片選信號(hào)及寫信號(hào),這兩個(gè)有效信號(hào)打開三態(tài)門,使DB上的數(shù)據(jù)進(jìn)入輸入回路,送到存儲(chǔ)單元的位線上,從而寫入該存儲(chǔ)單元。

  圖4所示的接口電路中,地址碼信息和數(shù)據(jù)碼信息在同一時(shí)鐘信號(hào)的上升沿產(chǎn)生,片選線由地址發(fā)生器的最高位(A19)提供。寫信號(hào)線是接口的最關(guān)鍵部分,它必須保證在AD9225轉(zhuǎn)換完成以后,在保持地址信息和數(shù)據(jù)信息不變的情況下,有足夠的低電平持續(xù)時(shí)間完成存儲(chǔ)操作。低速的數(shù)據(jù)采集系統(tǒng)可直接采用CLK作為寫信號(hào)。高速ADC在使用時(shí),對(duì)時(shí)鐘的占空比要求很高。AD9225要求CLK的占空比在45%~55%之間,如果還直接采用CLK作為寫信號(hào),將難以滿足要求。例如,如果采樣速率為10 Msps,CLK的低電平持續(xù)時(shí)間僅為50 ns,小于628512的存儲(chǔ)時(shí)間70 ns,因此,必須要對(duì)晶振信號(hào)進(jìn)行適當(dāng)?shù)倪壿嬣D(zhuǎn)換以獲得足夠的寫周期??紤]到寫信號(hào)僅在低電平狀態(tài)有效,在產(chǎn)生信號(hào)時(shí),可以盡量減少高電平的持續(xù)時(shí)間。經(jīng)過多次仿真試驗(yàn),作者采用圖5所示的邏輯控制電路來獲得相應(yīng)的寫信號(hào)。


圖5  邏輯控制電路

  對(duì)應(yīng)于此邏輯電路的時(shí)序如圖6所示。


圖6  邏輯控制電路時(shí)序圖

5  結(jié)論

  本文詳細(xì)介紹了一種高 速A/D轉(zhuǎn)換芯片AD9225的結(jié)構(gòu)和應(yīng)用,在比較了各種高速數(shù)據(jù)采集系統(tǒng)的存儲(chǔ)方案的基礎(chǔ)上,給出了AD9225與628512存儲(chǔ)器的接口電路。該電路實(shí)際上是高速ADC與一般RAM接口的縮影。在寫信號(hào)的實(shí)現(xiàn)上,采用了控制邏輯,具有創(chuàng)新性和通用性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉