Sigrity Aurora是一個解決信號和電源完整性(SI/PI)PCB設(shè)計挑戰(zhàn)的產(chǎn)品,挑戰(zhàn)與高性能PCB設(shè)計相關(guān)。Brad在他的演講中提出的問題非常簡單——在PC板設(shè)計中,設(shè)計和分析之間需要迭代多少次?也就是PCB設(shè)計師和SI/PI工程師之間的迭代? 從親身經(jīng)歷中可以看出,這種來回往復會浪費很多時間。如果一不小心,你就會把一個非常寶貴而稀缺的資源——SI/PI專家束縛起來。
一個PCB設(shè)計師和一個SI/PI工程師的不同專業(yè)知識促成了這里的挑戰(zhàn)。具有大量轉(zhuǎn)換和映射的異類工具流也是如此。Brad提出了一種解決所有這些問題的方法。如果你有一個單一的供應(yīng)商解決方案,可以解決原理圖,重路由信號和電源完整性(SI/PI)分析,位置,路由,設(shè)計中的SI/PI分析和最終的驗收。
事實證明,Cadence有足夠的產(chǎn)品廣度來提供這樣的解決方案,而這正是該公告的精髓所在。基于他們的Sigrity產(chǎn)品線,Cadence擁有一套廣泛的分析引擎來解決諸如篩選技術(shù)(阻抗和耦合檢查)、返回路徑檢查、SI分析(反射和串擾)和PI分析(IR drop)等任務(wù)。
由于新的Sigrity拓撲資源管理器,預路由和信號網(wǎng)絡(luò)提取可以支持假設(shè)分析。
Brad表示,所有這些功能現(xiàn)在都可以通過流行的Cadence Allegro PCB編輯、路由技術(shù)以及Sigrity Aurora來實現(xiàn),該技術(shù)可以直接讀寫Allegro PCB數(shù)據(jù)庫。一組強大的分析引擎,與熟悉的實現(xiàn)流緊密而高效的集成。這種工具的應(yīng)用是多種多樣和意義重大的。
電氣規(guī)則檢查的篩選技術(shù)(不需要型號)
阻抗分析篩選:
堆疊(stack-up)的要求相同
結(jié)果的全局視圖更容易訪問
尋找離群值
耦合分析篩選:
無需SI模型
電耦合比幾何方法更精確
結(jié)果的全局視圖
返回路徑篩選:
報告可能的返回路徑問題
使用一個有價值的數(shù)字,例如返回路徑質(zhì)量因子
返回路徑可視化
信號完整性技術(shù)(由行業(yè)標準IBIS模型驅(qū)動)