當(dāng)前位置:首頁(yè) > 公眾號(hào)精選 > 21ic電子網(wǎng)
[導(dǎo)讀]Allegro軟件繪制PCB封裝,比其它EDA軟件相對(duì)于復(fù)雜一些,步驟更多一些,我們這里簡(jiǎn)單的列一下通過(guò)Allegro軟件繪制的PCB封裝的步驟,分2類不同封裝,即貼片類型封裝和插件類型封裝,具體的操作步驟如下所示: 貼片類型封裝制作過(guò)程可按以下步驟: 第一步,需要制

Allegro軟件繪制PCB封裝,比其它EDA軟件相對(duì)于復(fù)雜一些,步驟更多一些,我們這里簡(jiǎn)單的列一下通過(guò)Allegro軟件繪制的PCB封裝的步驟,分2類不同封裝,即貼片類型封裝和插件類型封裝,具體的操作步驟如下所示:


貼片類型封裝制作過(guò)程可按以下步驟:

第一步,需要制作貼片焊盤,打開(kāi)焊盤設(shè)計(jì)組件Pad Designer,如圖4-2所示,選擇到Parameters,是鉆孔信息參數(shù);如圖4-3所示,選擇Layers,是焊盤信息參數(shù),具體的每個(gè)參數(shù)的含義在圖4-2與圖4-3有詳細(xì)描述;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-2 鉆孔信息參數(shù)示意圖

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-3 焊盤信息參數(shù)示意圖

第二步,在圖4-2的Units中設(shè)置好單位和精度,一般單位設(shè)置為MM,精度設(shè)置4位,然后在Layers中設(shè)置普通焊盤、阻焊及鋼網(wǎng)層尺寸,如圖4-4中所示,Soldermask尺寸一般單邊比Regular Pad大4mil以上(推薦5mil),而Pastemask與Regular Pad一致大??;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-4 焊盤參數(shù)設(shè)置示意圖

第三步,建立焊盤前,先把文件夾路徑設(shè)置好,在Set Up->User Preferences Editor里設(shè)置,如圖4-5所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-5 焊盤路徑調(diào)用設(shè)置示意圖

第四步,打開(kāi)PCB Editor程序,選擇File->new命令,在彈出的對(duì)話框中進(jìn)行如圖4-6所示設(shè)置;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-6 新建PCB封裝示意圖

第五步,新建后,點(diǎn)擊菜單命令Setup-Design Parameters,進(jìn)行參數(shù)設(shè)置。選擇Design面板,在Size面板中設(shè)置封裝設(shè)計(jì)單位以及精度,如圖4-7所示,User Units為設(shè)計(jì)單位,一般設(shè)置為MM,Accuracy為設(shè)計(jì)精度,一般設(shè)置為4位,在Extents面板中設(shè)置整個(gè)畫布的面積大大小以及原點(diǎn)的位置,按圖4-7所示設(shè)置即可;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-7 設(shè)計(jì)單位、精度、原點(diǎn)設(shè)置示意圖

第六步,點(diǎn)擊菜單命令Setup-Grids,進(jìn)行格點(diǎn)設(shè)置,打開(kāi)格點(diǎn)設(shè)置面板,按圖4-8面板進(jìn)行設(shè)置即可;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-8 封裝設(shè)計(jì)格點(diǎn)設(shè)置示意圖

第七步,按照所需要繪制封裝規(guī)格書(shū)給出的焊盤的相應(yīng)位置,把焊盤放到對(duì)應(yīng)位置,如圖4-9所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-9 將焊盤放到對(duì)應(yīng)位置示意圖

第八步,放置完焊焊盤,接下來(lái)畫裝配線,執(zhí)行菜單命令A(yù)dd Line,在Options面板中選擇繪制的層以及線寬,如圖4-10所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-10 繪制裝配線示意圖

第九步,繪制完裝配線以后,執(zhí)行菜單命令A(yù)dd Line,畫上絲印框和1腳標(biāo)識(shí),在Options面板中選擇繪制的層以及線寬,絲印線寬4mil以上(一般用0.15mm或者0.2mm),如圖4-11所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-11 繪制絲印線示意圖

第十步,畫好后,執(zhí)行菜單命令Shape Rectangular繪制設(shè)置實(shí)體的范圍和高度,先畫Place_bound,設(shè)置好占地面積,在Options面板設(shè)置繪制的層,如圖4-12所示,再在Setup->Araes->Package Height里設(shè)置最大高度,如圖4-13所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-12 繪制占地面積示意圖

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-13 添加器件高度信息示意圖

最后,添加元器件的裝配和絲印位號(hào)字符。執(zhí)行菜單命令A(yù)dd Text,在Options面板選擇對(duì)應(yīng)的層,裝配字符添加在添加后,保存退出,如圖4-14所示。

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-14 添加絲印位號(hào)信息示意圖

插件類型封裝制作過(guò)程可按以下步驟:

第一步,需要制作Flash焊盤。打開(kāi)Allegro軟件,選擇File->new命令,在彈出的對(duì)話框中選擇Flash symbol,如圖4-15所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-15 新建Flash焊盤示意圖

第二步,按照上述貼片器件中的設(shè)置方法,設(shè)置好單位、精度以及格點(diǎn),執(zhí)行菜單命令 Add->Flash,按照器件規(guī)格尺寸進(jìn)行設(shè)置,具體參數(shù)的含義如圖4-16所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-16 設(shè)置flash相關(guān)參數(shù)示意圖

第三步,設(shè)置好后點(diǎn)擊OK,設(shè)置參數(shù)經(jīng)驗(yàn)值為外徑比內(nèi)徑大20mil左右,開(kāi)口寬為孔徑的4分之一左右但大于8mil,設(shè)置OK以后如圖4-17所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-17 flash繪制完成示意圖

Flash的尺寸大小可按以下公式計(jì)算:
1) a = 鉆孔孔徑大小 + 0.4 mm;
2) b = 鉆孔孔徑大小 + 0.8 mm;
3) c = 0.4 mm;
4) d = 45。

第四步,打開(kāi)Pad Designer,按照上述貼片器件中的設(shè)置方法,設(shè)置好單位、精度,然后在Pad Designer界面設(shè)置鉆孔信息以及焊盤信息,通孔焊盤只需設(shè)置孔徑大小、孔符、Flash(負(fù)片工藝)、Anti_Pad(負(fù)片工藝)、Regular Pad、Soldermask,如圖4-18所示與圖4-19所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-18 鉆孔參數(shù)設(shè)置示意圖

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-19 焊盤參數(shù)設(shè)置示意圖

第五步,焊盤建好后,就設(shè)置好庫(kù)的路徑,可以建封裝。建封裝的步驟與貼片封裝的過(guò)程是一模一樣的,可參考貼片封裝制作過(guò)程。有一點(diǎn)不一樣,如果封裝中有非金屬化孔(Non plated),那么就要為非金屬化孔添加禁布區(qū),禁布區(qū)大小單邊(半徑)比孔大0.3mm以上,如圖4-20所示;

Allegro PCB設(shè)計(jì):貼片封裝制作過(guò)程步驟
圖4-20 插件封裝制作完畢示意圖


-End-


免責(zé)聲明:本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。如有問(wèn)題,請(qǐng)聯(lián)系我們,謝謝!

免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問(wèn)題,請(qǐng)聯(lián)系我們,謝謝!

21ic電子網(wǎng)

掃描二維碼,關(guān)注更多精彩內(nèi)容

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉