隨著微電子技術的迅猛發(fā)展,SRAM 逐漸呈現(xiàn)出高集成度、快速及低功耗的發(fā)展趨勢。在半導體存儲器的發(fā)展中,靜態(tài)存儲器(SRAM)由于其廣泛的應用成為其中不可或缺的重要一員。近年來SRAM在改善系統(tǒng)性能、提高芯片可靠性、降低成本等方面都起到了積極的作用。
在了解SRAM之前,有必要先說明一下RAM。RAM主要的作用就是存儲代碼和數(shù)據(jù)供CPU在需要的時候調(diào)用。但是這些數(shù)據(jù)并不是像用袋子盛米那么簡單,更像是圖書館中用書架擺放書籍一樣,不但要放進去還要能夠在需要的時候準確的調(diào)用出來,雖然都是書但是每本書是不同的。對于RAM等存儲器來說也是一樣的,雖然存儲的都是代表0和1的代碼,但是不同的組合就是不同的數(shù)據(jù)。
讓我們重新回到書和書架上來,如果有一個書架上有10行和10列格子(每行和每列都有0-9的編號),有100本書要存放在里面,那么我們使用一個行的編號+一個列的編號就能確定某一本書的位置。在RAM存儲器中也是利用了相似的原理。
現(xiàn)在讓我們回到RAM存儲器上,對于RAM存儲器而言數(shù)據(jù)總線是用來傳入數(shù)據(jù)或者傳出數(shù)據(jù)的。因為存儲器中的存儲空間是如果前面提到的存放圖書的書架一樣通過一定的規(guī)則定義的,所以我們可以通過這個規(guī)則來把數(shù)據(jù)存放到存儲器上相應的位置,而進行這種定位的工作就要依靠地址總線來實現(xiàn)了。
對于CPU來說,RAM就像是一條長長的有很多空格的細線,每個空格都有一個唯一的地址與之相對應。如果CPU想要從RAM中調(diào)用數(shù)據(jù),它首先需要給地址總線發(fā)送“編號”,請求搜索圖書(數(shù)據(jù)),然后等待若干個時鐘周期之后,數(shù)據(jù)總線就會把數(shù)據(jù)傳輸給CPU??磮D更直觀一些:
小圓點代表RAM中的存儲空間,每一個都有一個唯一的地址線同它相連。當?shù)刂方獯a器接收到地址總線的指令:“我要這本書”(地址數(shù)據(jù))之后,它會根據(jù)這個數(shù)據(jù)定位CPU想要調(diào)用的數(shù)據(jù)所在位置,然后數(shù)據(jù)總線就會把其中的數(shù)據(jù)傳送到CPU。
SRAM——“Static RAM(靜態(tài)隨機存儲器)”的簡稱,所謂“靜態(tài)”,是指這種存儲器只要保持通電,里面儲存的數(shù)據(jù)就可以恒常保持。這里與我們常見的DRAM動態(tài)隨機存儲器不同,具體來看看有哪些區(qū)別:
SRAM VS DRAM
SRAM不需要刷新電路即能保存它內(nèi)部存儲的數(shù)據(jù)。而DRAM(Dynamic Random Access Memory)每隔一段時間,要刷新充電一次,否則內(nèi)部的數(shù)據(jù)即會消失。因此SRAM具有較高的性能,功耗較小。
此外,SRAM主要用于二級高速緩存(Level2 Cache)。它利用晶體管來存儲數(shù)據(jù)。與DRAM相比,SRAM的速度快,但在相同面積中SRAM的容量要比其他類型的內(nèi)存小。
但是SRAM也有它的缺點,集成度較低,相同容量的DRAM內(nèi)存可以設計為較小的體積,但是SRAM卻需要很大的體積。同樣面積的硅片可以做出更大容量的DRAM,因此SRAM顯得更貴。
還有,SRAM的速度快但昂貴,一般用小容量SRAM作為更高速CPU和較低速DRAM 之間的緩存。
SRAM如何運作
剛才總結到了SRAM有著很特別的優(yōu)點,你該好奇這家伙是怎樣的運作過程?
一個SRAM單元通常由4-6只晶體管組成,當這個SRAM單元被賦予0或者1的狀態(tài)之后,它會保持這個狀態(tài)直到下次被賦予新的狀態(tài)或者斷電之后才會更改或者消失。SRAM的速度相對比較快,且比較省電,但是存儲1bit的信息需要4-6只晶體管制造成本可想而知,但DRAM只要1只晶體管就可以實現(xiàn)。
連接一下SRAM的結構,比較出名的是6場效應管組成一個存儲bit單元的結構:
M1-6表示6個晶體管,SRAM中的每一個bit存儲由4個場效應管M1234構成兩個交叉耦合的反相器中。一個SRAM基本單元有0、1 兩個狀態(tài)。
SRAM基本單元由兩個CMOS反相器組成,兩個反相器的輸入輸出交叉連接,即第一個反相器的輸出連接第二個反相器的輸入,第二個反相器的輸出連接第一個反相器的輸入。這實現(xiàn)了兩個反相器輸出狀態(tài)的鎖定、保存,即存儲了一個位元的狀態(tài)。
一般而言,每個基本單元的晶體管數(shù)量越少,其占用面積就會越小。由于硅晶圓生產(chǎn)成本相對固定,所以SRAM基本單元面積越小,在芯片上就可制造更多的位元存儲,每個位元存儲的成本就越低。
SRAM工作原理相對比較簡單,我們先看寫0和寫1操作。
寫0的時候,首先將BL輸入0電平,(~BL)輸入1電平。
然后,相應的Word Line(WL)選通,則M5和M6將會被打開。
因為M2是P型管,高電平截止,低電平導通。而M1則相反,高電平導通,低電平截止。
所以在0電平的作用下,M1將截止,M2將打開。(~Q)點將會穩(wěn)定在高電平。
同樣,M3和M4的控制端將會輸入高電平,因NP管不同,M3將會導通,而M4將會截止。Q點將會穩(wěn)定在低電平0。
最后,關閉M5和M6,內(nèi)部M1,M2,M3和M4處在穩(wěn)定狀態(tài),一個bit為0的數(shù)據(jù)就被鎖存住了。
此時,在外部VDD不斷電的情況下,這個內(nèi)容將會一直保持。
這里不再重復,大家可以自己推演一下過程。這里仍然提供寫1過程動畫。
讀操作相對比較簡單,只需要預充BL和(~BL)到某一高電平,然后打開M5和M6,再通過差分放大器就能夠讀出其中鎖存的內(nèi)容。
隨著處理器日趨強大,尺寸越發(fā)精巧。然而更加強大的處理器需要緩存進行相應的改進。與此同時每一個新的工藝節(jié)點讓增加嵌入式緩存變得艱巨起來。SRAM的6晶體管架構(邏輯區(qū)通常包含4個晶體管/單元)意味著每平方厘米上的晶體管的數(shù)量將會非常多。這種極高的晶體管密度會造成很多問題,其中包括:
SER:軟錯誤率;Processnode:工藝節(jié)點soft:軟錯誤
更易出現(xiàn)軟錯誤:工藝節(jié)點從130nm縮小到22nm后,軟錯誤率預計將增加7倍。
更低的成品率:由于位單元隨著晶體管密度的增加而縮小,SRAM區(qū)域更容易因工藝變化出現(xiàn)缺陷。這些缺陷將降低處理器芯片的總成品率。
更高的功耗:如果SRAM的位單元必需與邏輯位單元的大小相同,那么SRAM的晶體管就必須小于邏輯晶體管。較小的晶體管會導致泄露電流升高,從而增加待機功耗。
另一個技術發(fā)展趨勢可穿戴電子產(chǎn)品的出現(xiàn)。對于智能手表、健身手環(huán)等可穿戴設備而言,尺寸和功耗是關鍵因素。由于電路板的空間有限,MCU必須做得很小,而且必須能夠使用便攜式電池提供的微小電量運行。
片上緩存難以滿足上述要求。未來的可穿戴設備將會擁有更多功能。因此片上緩存將無法滿足要求,對外置緩存的需求將會升高。在所有存儲器選項中,SRAM最適合被用作外置緩存,因為它們的待機電流小于DRAM,存取速度高于DRAM和閃存。
對于所有類型的系統(tǒng)設計者來說,新興存儲技術都變得極為關鍵。AI和物聯(lián)網(wǎng)IoT芯片開始將它們用作嵌入式存儲器。大型系統(tǒng)已經(jīng)在改變其架構,以采用新興的存儲器來替代當今的標準存儲器技術。這種過渡將挑戰(zhàn)行業(yè),但將帶來巨大的競爭優(yōu)勢。
今天,業(yè)界仍在尋找通用存儲器,隨著SoC工藝進步設計復雜度增加,嵌入式 SRAM也越來越多。在40nm SoC產(chǎn)品SRAM一般在20Mbits左右,當工藝發(fā)展到28nm時SRAM就增加到100Mbits。如果考慮AI產(chǎn)品,SRAM估計更多。如何更好的測試SRAM就成為量產(chǎn)測試的重中之重。這也是推理芯片的最佳方案,也是芯片設計者在設計中應該努力追求的目標。
為了應對這一市場變化,新興存儲器PB的發(fā)貨量將比其它傳統(tǒng)存儲技術增長得更快,促使其營收增長到360億美元。之所以會發(fā)生這種情況,很大程度上是因為這些新興的存儲器將占領當今主流技術(NOR閃存,SRAM和DRAM)的既有市場份額。新存儲器將取代分立存儲芯片和SoC中的嵌入式存儲器:包括ASIC,微控制器,甚至是計算處理器中的緩存。
到2030年,3D XPoint存儲器收入將飆升至超過250億美元,這主要是因為該技術的售價低于它所取代的DRAM。這也解釋了為什么離散MRAM / STT-MRAM芯片收入將增長到超過100億美元,或者說是2019年MRAM收入的近300倍。此外,預計電阻RAM(ReRAM)和MRAM將競爭取代SoC中的大量嵌入式NOR和SRAM,從而推動更大規(guī)模的收入增長。
目前,尚不清楚哪種存儲技術將成為這場戰(zhàn)斗的贏家。相變存儲器(PCM),ReRAM,鐵電RAM(FRAM),MRAM和許多尚未成熟的技術,每種都有各自的競爭優(yōu)勢和劣勢。目前處于競爭行列的有將近100家公司,這些公司包括芯片制造商、技術許可方、晶圓代工廠和工具和設備制造商,幾乎覆蓋了半導體供應鏈的每個環(huán)節(jié)。它們每家都有應對這一市場競爭和變化的方案以及規(guī)劃。
如若某一天,某種通用存儲器或殺手級存儲器將能夠同時替代SRAM,DRAM和閃存。在可預見的未來,雖然下一代存儲技術仍然不能完全取代傳統(tǒng)存儲器,但它們可以結合存儲器的傳統(tǒng)優(yōu)勢來滿足對利基市場的需求。
-END-
來源 :eeworld
【01】國內(nèi)為什么寫不出操作系統(tǒng)和編程語言?
【02】史上最全Linux/C/C++思維導圖,理清思路全靠它了!
【04】超實用!分享5個基本Linux命令行工具的現(xiàn)代化替代品
【05】從零基礎到Linux開發(fā),我是這樣一步步過來的
免責聲明:整理文章為傳播相關技術,版權歸原作者所有,如有侵權,請聯(lián)系刪除
免責聲明:本文內(nèi)容由21ic獲得授權后發(fā)布,版權歸原作者所有,本平臺僅提供信息存儲服務。文章僅代表作者個人觀點,不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!