多層PCB阻抗線布線五大經(jīng)驗(yàn),你知道嗎?
日常生活中,我們每天都會(huì)接觸到手機(jī)、電腦、高清電視,它們的核心是線路板,為能實(shí)現(xiàn)高速數(shù)據(jù)傳輸,線路板的生產(chǎn)離不開阻抗匹配。
例如手機(jī)USB接口,它可以雙向數(shù)據(jù)同步傳輸,速度快速、成本低,最常見的兩種類型是Type-A、Type-B、Type-C。
USB 協(xié)議定義中(D+、D-)、(TX+、TX-)、(RX+、RX-)差分信號(hào)線傳輸數(shù)字信號(hào),為保證傳輸信號(hào)的穩(wěn)定,有效外抵消界的共模干擾,抑制EMI,線路板設(shè)計(jì)差分線就必須嚴(yán)格按照差分信號(hào)的布線規(guī)則來(lái)布。
多層PCB阻抗線布線五大經(jīng)驗(yàn)分享
1.器件之間在布局時(shí)盡量近,縮短器件之間的距離使差分線達(dá)到最短,盡量少打過孔。
2.走線需平行對(duì)稱,不可按90°走拐角線,以45°或弧形走線,線間距盡量控制在2W以內(nèi)。
3.串聯(lián)電阻電容時(shí),電阻電容上下或左右對(duì)齊擺放。
4.差分線盡量走等長(zhǎng)線、等距,避免時(shí)序偏差及共模干擾。
5.由于管腳分布、過孔、以及走線空間等因素存在使得差分線長(zhǎng)易不匹配,而線長(zhǎng)一旦不匹配,時(shí)序會(huì)發(fā)生偏移,還會(huì)引入共模干擾,降低信號(hào)質(zhì)量。所以,相應(yīng)的要對(duì)差分對(duì)不匹配的情況作出補(bǔ)償,使其線長(zhǎng)匹配,長(zhǎng)度差通??刂圃?mil以內(nèi),補(bǔ)償原則是哪里出現(xiàn)長(zhǎng)度差補(bǔ)償哪里;
工廠使用的阻抗計(jì)算工是Polar Si9000,參數(shù)如下
H1:介質(zhì)厚度(阻抗線到參考層之間的厚度)
Er1:板材的介電常數(shù) 4.2-4.6(PP以4.2計(jì)算,Coer以4.5計(jì)算)
W1:設(shè)計(jì)線寬
W2:上線寬=設(shè)計(jì)線寬減0.5mil
S1:兩條線之間的間距
T1:銅厚,常規(guī)用1oz(1.4mil)計(jì)算
C1:基材面上的綠油厚度
C2:銅箔面上的綠油厚度
C3:基材面上的綠油厚度
CEr:綠油的介電常數(shù) 3.5
以上的內(nèi)容,你學(xué)會(huì)了嗎?