當(dāng)前位置:首頁(yè) > 公眾號(hào)精選 > 21ic電子網(wǎng)
[導(dǎo)讀]封裝對(duì)于集成電路來(lái)講是最主要的工具,先進(jìn)的封裝方法可以顯著地幫助提高IC性能。了不起的是,這些技術(shù)中有許多已經(jīng)足夠成熟,而且已經(jīng)存在足夠長(zhǎng)的時(shí)間,現(xiàn)在甚至連初創(chuàng)公司和大學(xué)都可以使用它們。

封裝對(duì)于集成電路來(lái)講是最主要的工具,先進(jìn)的封裝方法可以顯著地幫助提高IC性能。了不起的是,這些技術(shù)中有許多已經(jīng)足夠成熟,而且已經(jīng)存在足夠長(zhǎng)的時(shí)間,現(xiàn)在甚至連初創(chuàng)公司和大學(xué)都可以使用它們。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代
?
雖然這些技術(shù)中已經(jīng)被代工廠所采納,但最新最有前途的一項(xiàng)技術(shù)——chiplets,還不成熟。英特爾的Ramune Nagisetty表示,對(duì)于提高技術(shù)水平,目前最缺的是在先進(jìn)封裝中混合和匹配硅元件創(chuàng)造更標(biāo)準(zhǔn)化的接口。這樣做的目的可以降低在這個(gè)生態(tài)系統(tǒng)中發(fā)揮作用的障礙。

封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代

?
英特爾技術(shù)開(kāi)發(fā)部流程和產(chǎn)品集成總監(jiān)Nagisetty是英特爾的封裝專家;英特爾作為美國(guó)先進(jìn)半導(dǎo)體工藝技術(shù)的最后堡壘之一,他們認(rèn)為先進(jìn)的封裝技術(shù)將作為未來(lái)發(fā)展的關(guān)鍵技術(shù)之一。Nagisetty表示,英特爾對(duì)其每一個(gè)封裝載體都有一個(gè)技術(shù)路線圖,就像它一直對(duì)工藝技術(shù)有路線圖一樣。
?
封裝一直是半導(dǎo)體行業(yè)沒(méi)有多大吸引人的領(lǐng)域,但大約15年前,它開(kāi)始走向舞臺(tái),封裝技術(shù)可能成為一個(gè)性能瓶頸,但只要稍加創(chuàng)新,不僅可以避免這個(gè)瓶頸,而且新的封裝方法可以提高IC性能。
?
英特爾這樣做已經(jīng)有一段時(shí)間了。據(jù)Nagisetty介紹,為了提供異構(gòu)芯片的高密度互連,英特爾在2008年提出了嵌入式多芯片互連橋接技術(shù)(EMIB)技術(shù)。
?
EMIB是2.5D技術(shù)的一個(gè)變種。2.5D封裝的常用方法是使用硅中介層,它是夾在兩片芯片之間的一層帶孔的硅。英特爾認(rèn)為中介層有些太大,所以它的EMIB使用了一個(gè)有多個(gè)路由層的橋接器。
?
Nagisetty:“新技術(shù)在開(kāi)始使用之前需要一個(gè)臨界點(diǎn),”轉(zhuǎn)折點(diǎn)是基于神經(jīng)網(wǎng)絡(luò)的人工智能架構(gòu)。?“這是很重要的一點(diǎn)——它顯示了神經(jīng)網(wǎng)絡(luò)的可行性,并且在封裝內(nèi)產(chǎn)生了加速器和高帶寬內(nèi)存——這為將內(nèi)存嵌入封裝內(nèi)奠定了根基?!?/span>
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代 英特爾于2014年首度發(fā)表EMIB,表示該技術(shù)是2.5D封裝的低成本替代方案
?
如今在傳統(tǒng)半導(dǎo)體工藝微縮技術(shù)變得越來(lái)越復(fù)雜且昂貴的此刻,像EMIB這樣能實(shí)現(xiàn)高性能芯片組的低成本、高密度封裝技術(shù)日益重要。臺(tái)積電(TSMC)所開(kāi)發(fā)的整合型扇出技術(shù)(InFO)也是其中一種方案,已被應(yīng)用于蘋果(Apple) iPhone的A系列處理器。
?
英特爾一直將EMIB幕后技術(shù)列為“秘方”,包括所采用的設(shè)備以及在芯片之間打造簡(jiǎn)化橋接的方法;不過(guò)該公司打算將AIB變成一種任何封裝技術(shù)都能使用、連接“小芯片”的標(biāo)準(zhǔn)接口,以催生一個(gè)能支持自家產(chǎn)品的零件生態(tài)系統(tǒng)。
?
從歷史上看,半導(dǎo)體行業(yè)的總體發(fā)展將越來(lái)越多的功能集成到芯片上,但對(duì)于一些先進(jìn)集成電路設(shè)計(jì)來(lái)說(shuō),這或許是不可能的。
?
首先,一個(gè)公司不可能把一些應(yīng)用程序所需的所有電路放在一個(gè)巨大的模具上,從生產(chǎn)的角度來(lái)看,模具的尺寸是有限的。
?
Nagisetty指出:“推動(dòng)這一趨勢(shì)的第二點(diǎn)是,重復(fù)使用的設(shè)計(jì)成本不斷上升,以及特定技術(shù)節(jié)點(diǎn)對(duì)IP可移植性的需求?!睙o(wú)論是針對(duì)移動(dòng)設(shè)備還是高性能,邏輯技術(shù)正變得越來(lái)越專業(yè)化,在先進(jìn)集成電路設(shè)計(jì)中,幾乎不需要在相同的技術(shù)節(jié)點(diǎn)上實(shí)現(xiàn)SerDes。更重要的是,有可能將某一項(xiàng)技術(shù)(例如SerDes)定制為一個(gè)技術(shù)節(jié)點(diǎn)。
?
Nagisetty引用了Intel Stratix FPGA的例子:有一個(gè)Stratix FPGA菜單,在六個(gè)不同的技術(shù)節(jié)點(diǎn)上執(zhí)行,可從三個(gè)不同的工廠獲得?!拔艺J(rèn)為Stratix是第一個(gè)達(dá)到每秒58千兆字節(jié)的產(chǎn)品?!薄八刮覀兏吒?jìng)爭(zhēng)力,并率先以高速SerDes進(jìn)入市場(chǎng)。”
?
使用高級(jí)封裝的第三個(gè)原因是獲得敏捷性和靈活性?!皩?duì)于不同技術(shù),chiplets在混合和匹配的價(jià)值正變得越來(lái)越明顯?!?/span>
?
Nagisetty表示,英特爾的Kaby Lake G和Lakefield產(chǎn)品就是兩個(gè)很好的例子。
?

封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代

?
通過(guò)Kaby Lake G,我們將第三方IP整合到我們的封裝中,我們能夠?yàn)楦咝阅苁謾C(jī)游戲創(chuàng)造一個(gè)更小的形式。這里的第三方IP指的就是AMD的Radeon加速器。
?
這是利用先進(jìn)封裝提高最終使用性能的一個(gè)明顯例子。
?
Intel和AMD雖說(shuō)是死對(duì)頭,但是去年雙方竟然意外合體,合作推出了Kaby Lake-G系列處理器,Kaby Lake G使用英特爾的EMIB 2.5D方法,而Lakefield則依靠die堆疊- 3D堆疊。英特爾稱其3D堆疊系統(tǒng)為Foveros。它使用Intel的CPU搭配AMD的Radeon顯卡及HBM2顯存,圖形性能非常亮眼。不過(guò)Kaby Lake-G的市場(chǎng)化不算成功,現(xiàn)在Intel決定停產(chǎn)這款A(yù)/I合作的處理器了。根據(jù)Intel發(fā)布的通知,Kaby Lake-G系列從10月7日開(kāi)始退役,2020年1月31日為最后的訂單日,2020年7月31日為最后的出貨日,之后就完全停產(chǎn)了。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代
?
Lakefield是證明了先進(jìn)封裝可以帶來(lái)最小X-Y引腳?!?用戶可以從性能或外形上看到好處。
?
英特爾開(kāi)發(fā)了一組豐富的封裝技術(shù),而且為了使事情更有簡(jiǎn)單,它們可以混合匹配。例如,英特爾推出的“Co-EMIB”,這是EMIB和Foveros的結(jié)合。
?
2019年,英特爾推出了兩種更先進(jìn)的封裝變體,全向互聯(lián)(ODI),從架構(gòu)的角度來(lái)看,它是EMIB和Foveros的下一個(gè)演進(jìn)步驟,英特爾能夠?qū)⒍鄠€(gè)芯片堆疊在玻璃纖維基板的上方,相互之間的上方;以及基板的壓痕和空腔內(nèi)。ODI由類似EMIB的硅片組成,可以在兩個(gè)硅片之間實(shí)現(xiàn)高密度布線(如GPU和內(nèi)存堆棧,或SoC和核心邏輯);以及作為硅片凸點(diǎn)延伸到基板的銅極。它會(huì)帶來(lái)若干好處,包括通過(guò)穿硅通孔(tsv)向堆疊中的頂部管芯輸送功率。
?
英特爾、臺(tái)積電和其他公司正在研究一種被稱為銅-銅混合鍵合的方法,這是堆疊技術(shù)的另一種變體,這可能會(huì)帶來(lái)3D IC的創(chuàng)新,并可以將更多的DRAM芯片連接起來(lái),這種組合被稱為DRAM cubes。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代
?
我們是否有明確的路徑來(lái)不斷改進(jìn)這些封裝技術(shù),就像連續(xù)的生產(chǎn)過(guò)程節(jié)點(diǎn)總是被繪制出來(lái)的那樣?
?
Nagisetty:“我們的每一個(gè)封裝載體都有一個(gè)技術(shù)路線圖,”“所以,我們有一個(gè)中介層,它可以降低溝道高度。Foveros將達(dá)到25微米。混合鍵合將從10微米開(kāi)始,并逐漸降低?!?/span>
?
Kaby Lake G的例子激發(fā)了芯片設(shè)計(jì)者們的夢(mèng)想,即混合和匹配來(lái)自不同供應(yīng)商的功能,而不僅僅是一個(gè)供應(yīng)商。這是chiplets的關(guān)鍵概念。
?
從商業(yè)角度來(lái)看,chiplets方法很有意義。芯片上高度集成的SoC成本可能非常高。此外,這種高度集成的半導(dǎo)體系統(tǒng)的復(fù)雜性使制造更具挑戰(zhàn)性;較高的復(fù)雜性與產(chǎn)量損失有直接關(guān)系。
?
美國(guó)國(guó)防高級(jí)研究計(jì)劃局(DARPA)正在支持一項(xiàng)計(jì)劃,以推動(dòng)chiplets市場(chǎng)。DARPA對(duì)這項(xiàng)技術(shù)的看法是:
?
由于初始原型成本高和對(duì)替代材料集的要求等因素,最先進(jìn)的SoC的整體特性并不總是為國(guó)防部(DoD)或其他小體積應(yīng)用所接受。為了增強(qiáng)下一代產(chǎn)品的整體系統(tǒng)靈活性和減少設(shè)計(jì)時(shí)間,微電子綜合常用功能整合及微電子知識(shí)產(chǎn)權(quán)產(chǎn)品重新優(yōu)化利用計(jì)劃(簡(jiǎn)稱CHIPS)尋求在IP重用中建立一個(gè)新的范例。
?
CHIPS 項(xiàng)目的主要目標(biāo),是開(kāi)發(fā)出全新的技術(shù)框架,將如今電子產(chǎn)品中插滿芯片的電路板壓縮成為尺寸小得多的集成“微芯片零件組”。這種框架會(huì)將受知識(shí)產(chǎn)權(quán)保護(hù)的微電子模塊與其功能整合成“微芯片零件”。這些微芯片零件能夠?qū)崿F(xiàn)數(shù)據(jù)存儲(chǔ)、信號(hào)處理和數(shù)據(jù)處理等功能,并可以隨意相連,如拼圖一樣拼成“微芯片零件組”。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代
?
CHIPS項(xiàng)目有望催生更多新技術(shù)產(chǎn)品,如更小的集成電路板替代品,要求高速數(shù)據(jù)轉(zhuǎn)換和強(qiáng)大處理性能緊密結(jié)合的高帶寬射頻系統(tǒng),通過(guò)整合各種處理以及加速功能的 “微芯片零件”,還可以得到能夠從大量雜亂數(shù)據(jù)中過(guò)濾出可用數(shù)據(jù)指令的快速機(jī)器學(xué)習(xí)系統(tǒng)。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代

與更復(fù)雜的SoC相比,使用chiplets可以顯著降低成本。這張圖是AMD的Lisa Su在2017年IEDM會(huì)議上發(fā)表的一篇論文中展示的,并被開(kāi)放計(jì)算項(xiàng)目復(fù)制。
?
美國(guó)芯片法案確實(shí)專門為高級(jí)封裝研究進(jìn)行了資助,但它沒(méi)有特別提到DARPA的芯片計(jì)劃。
?
Nagisetty介紹,英特爾當(dāng)然參與了DARPA的芯片計(jì)劃?!癝tratix FPGA是這方面的核心?!?/span>
?
CHIPS成功的關(guān)鍵總體來(lái)說(shuō)是chiplets技術(shù),它將創(chuàng)造更標(biāo)準(zhǔn)化的接口,這樣其他公司的芯片就可以連接起來(lái)。
?
英特爾的另一項(xiàng)發(fā)明——AIB接口總線技術(shù)
?
開(kāi)發(fā)通用接口是一項(xiàng)艱巨的任務(wù),因?yàn)橐紤]許多因素,并且并非所有應(yīng)用程序都必須以相同的方式權(quán)衡利弊。接口技術(shù)中要考慮的一些因素是成本,面積,每位能量,帶寬,等待時(shí)間,距離,可伸縮性以及在不同過(guò)程節(jié)點(diǎn)中實(shí)現(xiàn)的能力。幸運(yùn)的是,在DARPA的支持下,英特爾已經(jīng)使其高性能的高級(jí)接口總線(AIB)用于通過(guò)git-hub的開(kāi)源框架公開(kāi)免費(fèi)地連接小芯片。該接口可提供任何競(jìng)爭(zhēng)解決方案中最高的帶寬和最低的每位功率,并實(shí)現(xiàn)接近單片的互連性能。英特爾多年來(lái)一直在生產(chǎn)帶有該接口的產(chǎn)品,目前在Stratix 10 FPGA系列上提供該產(chǎn)品,以將chiplets連接到FPGA架構(gòu)。隨著英特爾在業(yè)界的影響力以及正在采用的新興財(cái)團(tuán),AIB有望成為chiplets互連標(biāo)準(zhǔn)。

Nagisetty:“我相信它將發(fā)展成為一個(gè)生態(tài)系統(tǒng),創(chuàng)新將被開(kāi)啟,它類似于開(kāi)發(fā)電路板的方式——那里有像PCI Express這樣的東西——允許公司基于一個(gè)接口標(biāo)準(zhǔn)來(lái)構(gòu)建產(chǎn)品?!?/span>
?
早期,有很多的復(fù)雜性,以及商業(yè)模式需要解決,”她繼續(xù)說(shuō)道,“但是我喜歡,人們可以參與這個(gè)生態(tài)系統(tǒng)。以前,屏障非常高。但現(xiàn)在,有一些初創(chuàng)企業(yè)和大學(xué)參與進(jìn)來(lái)?!?/span>
?
但Nagisetty表示,如果一個(gè)組織能夠?qū)τ赾hiplets技術(shù)的標(biāo)準(zhǔn)創(chuàng)建進(jìn)行指導(dǎo),那將會(huì)大有裨益。開(kāi)放計(jì)算項(xiàng)目(OCP)是一個(gè)嘗試填補(bǔ)這一空白的組織,其中他們提議的ODSA項(xiàng)目旨在在小芯片之間創(chuàng)建一個(gè)開(kāi)放的接口,以便可以將多個(gè)供應(yīng)商的同類最佳小芯片組合在一起以創(chuàng)建定制產(chǎn)品。
?
封裝的演進(jìn),芯片技術(shù)將步入Chiplets時(shí)代
?
OCP首先注意到,數(shù)據(jù)中心將不得不處理不斷增加的新工作負(fù)載。目前,針對(duì)任何給定的新工作負(fù)載優(yōu)化硅系統(tǒng)的最佳解決方案是創(chuàng)建SoC。但是,這樣做是很昂貴的。為新興工作負(fù)載降低硅系統(tǒng)成本的一種方法是使用chiplets技術(shù)——這就是OCP參與chiplets的方式。
?
根據(jù)OCP的說(shuō)法,不同的公司在開(kāi)發(fā)chiplets技術(shù)時(shí),至少在一定程度上依賴于內(nèi)部開(kāi)發(fā)的設(shè)計(jì)工具,而且所有chiplets接口都是專有的?!癘DSA試圖通過(guò)一個(gè)開(kāi)放的生態(tài)系統(tǒng)市場(chǎng),將chiplet和SIP技術(shù)的發(fā)展大眾化,從而面向更大的大眾市場(chǎng)?!?/span>


直接來(lái)源:eeworld

整理來(lái)源:EEtimes

免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問(wèn)題,請(qǐng)聯(lián)系我們,謝謝!

21ic電子網(wǎng)

掃描二維碼,關(guān)注更多精彩內(nèi)容

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉