想要一款優(yōu)秀的或差分放大器?不妨看看這一款
在下述的內(nèi)容中,小編將會(huì)對(duì)ADI ADL5580或差分放大器的相關(guān)消息予以報(bào)道,如果或差分放大器是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。
ADL5580 是一款高性能、單端或差分放大器,具有 10 dB 的電壓增益,并針對(duì)直流至 10.0 GHz 范圍的應(yīng)用進(jìn)行優(yōu)化。該放大器在很寬的頻率范圍內(nèi),提供 2.24 nV/√Hz 的低折合到輸入 (RTI) 噪聲譜密度 (NSD)(在 1000 MHz 時(shí)),并針對(duì)失真性能進(jìn)行了優(yōu)化,因此是高速 12 位至 16 位模數(shù)轉(zhuǎn)換器 (ADC) 的理想驅(qū)動(dòng)器。ADL5580 非常適用于高性能、零中頻 (IF) 和復(fù)雜 IF 接收器設(shè)計(jì)。此外,對(duì)于單端輸入驅(qū)動(dòng)器應(yīng)用,該套件保持低失真。
通過(guò)使用兩個(gè)外部串聯(lián)電阻,可以將差分輸入的 10 dB 增益選擇改為較低的增益值。此套件可在 0.5 V 輸出共模電壓下,保持低失真,在高達(dá) 1.4 V p-p 的全部電平下,可以靈活驅(qū)動(dòng) ADC。
ADL5580或差分放大器采用 +5 V 和 -1.8 V 電源供電,正負(fù)電源電流典型值分別為 +276 mA 和 -224 mA。該套件具有電源禁用功能,當(dāng)電源禁用時(shí),放大器消耗 2 mA 電流。
ADL5580或差分放大器針對(duì)在直流至 10.0 GHz 頻率范圍內(nèi)的寬帶、低失真和低噪聲操作進(jìn)行了優(yōu)化。這些屬性與其可調(diào)的增益功能一起,使得此套件成為適合驅(qū)動(dòng)各種 ADC、混頻器、Pin 二極管衰減器、表面聲波 (SAW) 濾波器和多種離散射頻 (RF) 套件的首選放大器。
ADL5580 或差分放大器利用 ADI 公司的高速硅鍺 (SiGe) 工藝制造,采用緊湊式 4 mm x 4 mm 20 端子網(wǎng)格陣列封裝封裝,可在 -40°C 至 +85°C 的溫度范圍內(nèi)工作。
ADL5580或差分放大器是固定電壓增益(10 dB),全差分,高線性度放大器和ADC驅(qū)動(dòng)器,采用+5 V和-1.8 V雙電源供電。
小信號(hào)?3 dB帶寬為10.0 GHz,ADL5580或差分放大器的所有集成模塊均可通過(guò)SPI進(jìn)行編程。
在帶共模網(wǎng)絡(luò)的RF輸入和輸出方面,輸入阻抗為100差分,輸出阻抗為50差分,這使用戶(hù)無(wú)需任何匹配網(wǎng)絡(luò)即可直接驅(qū)動(dòng)AD9213之類(lèi)的ADC,即差分輸入為50。對(duì)于50差分以外的負(fù)載條件,需要外部終端網(wǎng)絡(luò)。
輸入和輸出端接塊具有四種操作模式,允許用戶(hù)通過(guò)寄存器0x100的Bits [7:0]設(shè)置輸入和輸出共模操作,請(qǐng)參見(jiàn)表7。在模式00中,必須在輸入的外部提供VCM端子終端和輸出終端塊。對(duì)于模式01,將激活內(nèi)部電壓發(fā)生器(由兩位控制的電壓),并將VCM端子輸入和輸出端接塊驅(qū)動(dòng)到內(nèi)部參考電壓。如果內(nèi)部參考電壓和連接的端子塊具有不同的VCM,則系統(tǒng)的行為不確定,必須避免。模式10與模式01相同,除了VCMO和VCMI引腳被驅(qū)動(dòng)到內(nèi)部基準(zhǔn)電壓以將內(nèi)部VCM傳送到連接的端子塊。使用模式11設(shè)置內(nèi)部VCM終端,以從外部為VCMx引腳提供電壓。
在布局上,將ADL5580或差分放大器底側(cè)的四個(gè)裸露電源焊盤(pán)焊接到低熱阻和電阻抗電源板上。這些焊盤(pán)通常焊接到評(píng)估板上阻焊層中裸露的開(kāi)口處。 請(qǐng)注意,在ADL5580-EVALZ的每個(gè)裸露電源焊盤(pán)上使用4個(gè)通孔。 將這些電源過(guò)孔連接至評(píng)估板上的電源層,以最大程度地利用器件封裝散熱,確保去耦電容器的位置靠近電源電壓引腳。
在SPI方面,ADL5580的SPI允許用戶(hù)通過(guò)3線SPI端口將器件配置為特定功能或操作。它包括使能塊,偏置電流電平,傳遞函數(shù)峰化,更改輸入和輸出端接塊操作模式,以及更改某些操作模式的輸入和輸出VCM端接。該SPI為用戶(hù)提供了更多的靈活性和定制性,并由三條控制線組成:SCLK,SDIO和CS。 寫(xiě)周期的ADL5580輸入邏輯電平為1.8 V邏輯電平。 在讀周期上,可通過(guò)將SPI_1P8_3P3_CTRL位置1(寄存器0x200的位0)將SDIO配置為1.8 V(默認(rèn))或3.3 V輸出電平。
以上便是小編此次帶來(lái)的有關(guān)ADI ADL5580或差分放大器的全部?jī)?nèi)容,十分感謝大家的耐心閱讀,想要了解更多相關(guān)內(nèi)容,或者更多精彩內(nèi)容,請(qǐng)一定關(guān)注我們網(wǎng)站哦。