當(dāng)前位置:首頁(yè) > 工業(yè)控制 > Cadence
[導(dǎo)讀]對(duì)比上一代,全新的Palladium Z2和Protium X2系統(tǒng)動(dòng)力雙劍(dynamic duo)組合將容量提高2倍,性能提高1.5倍。

內(nèi)容提要:

· 對(duì)比上一代,全新的Palladium Z2和Protium X2系統(tǒng)動(dòng)力雙劍(dynamic duo)組合將容量提高2倍,性能提高1.5倍

· Palladium Z2硬件仿真加速平臺(tái)基于全新的自定制硬件仿真處理器,可以提供業(yè)界最快的編譯速度,結(jié)果所見即所得,以及最全面的硅前硬件糾錯(cuò)功能

· Protium X2原型驗(yàn)證系統(tǒng)基于最新的Xilinx UltraScale+ VU19P FPGA,為10億門級(jí)別的芯片設(shè)計(jì)提供硅前軟件驗(yàn)證的最高運(yùn)行速度和最短的初始啟動(dòng)時(shí)間

· Cadence擁有最完整的IP與SoC驗(yàn)證、硬件與軟件回歸測(cè)試及早期軟件開發(fā)的全系列解決方案


中國(guó)上海,2021年4月6日——楷登電子(美國(guó) Cadence 公司)今日發(fā)布Cadence? Palladium? Z2 Enterprise Emulation企業(yè)級(jí)硬件仿真加速系統(tǒng)和Protium? X2 Enterprise Prototyping企業(yè)級(jí)原型驗(yàn)證系統(tǒng),用于應(yīng)對(duì)呈指數(shù)級(jí)上升的系統(tǒng)設(shè)計(jì)復(fù)雜度和上市時(shí)間的壓力。基于Cadence原有的Pallaidum Z1和Protium X1產(chǎn)品,新一代系統(tǒng)為當(dāng)前數(shù)十億門規(guī)模的片上系統(tǒng)(SoC)設(shè)計(jì)提供最佳的硅前硬件糾錯(cuò)效率和最高的軟件調(diào)試吞吐率。此雙系統(tǒng)無縫集成統(tǒng)一的編譯器和外設(shè)接口,雙劍合璧,被稱為系統(tǒng)動(dòng)力雙劍(dynamic duo)。新一代系統(tǒng)基于下一代硬件仿真核心處理器和Xilinx UltraScale+ VU19P FPGA,將為客戶帶來2倍容量提升和1.5倍性能提升,以更少的時(shí)間為大規(guī)模芯片驗(yàn)證完成更多次數(shù)的迭代。此外,模塊化編譯技術(shù)也突破性地應(yīng)用在兩個(gè)系統(tǒng)中,使得100億門的SoC編譯可以在Palladium Z2 系統(tǒng)10小時(shí)內(nèi)即可完成,Protium X2系統(tǒng)也僅需不到24小時(shí)就可以完成。

“我們對(duì)高端圖形和超大規(guī)模設(shè)計(jì)的每一次升級(jí)都意味著復(fù)雜性的增加,上市時(shí)間也愈發(fā)緊張?!?NVIDIA公司硬件工程高級(jí)總監(jiān)Narendra Konda表示,“采用結(jié)合Cadence Palladium Z2和Protium X2系統(tǒng)的通用前端流程,我們可以優(yōu)化功能驗(yàn)證(verification)、功能確認(rèn)(validation)和硅前軟件初啟的工作負(fù)載分布。得益于增加2倍的可用容量、提升50%的吞吐率以及更快的模塊化編譯循環(huán),我們可以按時(shí)完成對(duì)最復(fù)雜GPU和SoC設(shè)計(jì)的全面驗(yàn)證?!?/p>

Palladium Z2/Protium X2 dynamic duo動(dòng)力雙劍組合被用于應(yīng)對(duì)移動(dòng)、消費(fèi)電子和超大規(guī)模計(jì)算領(lǐng)域最先進(jìn)應(yīng)用設(shè)計(jì)所面臨的挑戰(zhàn)?;跓o縫集成的流程、統(tǒng)一的糾錯(cuò)、通用的虛擬和物理接口以及跨系統(tǒng)的測(cè)試平臺(tái)內(nèi)容,該動(dòng)力雙劍組合可以實(shí)現(xiàn)從硬件仿真到原型驗(yàn)證的快速設(shè)計(jì)遷移和測(cè)試。

“AMD成功的重要成果之一,就是加速芯片開發(fā)流程并優(yōu)化AMD的左移戰(zhàn)略?!盇MD公司全球院士、方法學(xué)架構(gòu)師Alex Star說到,“采用Cadence Palladium Z2 和 Protium X2系統(tǒng)提升性能,在保證硬件仿真和原型驗(yàn)證間功能性一致的基礎(chǔ)上,可以提升硅前工作負(fù)載的吞吐量。快速初啟的能力以及在Palladium Z2硬件仿真與Protium X2原型驗(yàn)證間短時(shí)間切換能力,在開發(fā)最具挑戰(zhàn)的SoC設(shè)計(jì)時(shí),為我們提供了優(yōu)化自身的左移策略的機(jī)會(huì)。通過使用擁有業(yè)界領(lǐng)先的第三代AMD EPYC?處理器以及Palladium Z2和Protium X2平臺(tái)的資格認(rèn)證的服務(wù)器,客戶將能夠?qū)⑿袠I(yè)領(lǐng)先的性能計(jì)算帶入Palladium和Protium生態(tài)系統(tǒng)?!?/p>

“先進(jìn)SoC設(shè)計(jì)的硅前驗(yàn)證需要具備數(shù)十億門處理能力的解決方案,該方案須同時(shí)提供最高的性能以及快速可預(yù)測(cè)的糾錯(cuò)能力?!盋adence公司資深副總裁兼系統(tǒng)與驗(yàn)證事業(yè)部總經(jīng)理Paul Cunningham表示,“我們?nèi)碌膁ynamic duo動(dòng)力雙劍組合通過兩個(gè)緊密集成的系統(tǒng)滿足上述要求,包括針對(duì)快速可預(yù)測(cè)的硬件糾錯(cuò)優(yōu)化的Palladium Z2硬件仿真加速系統(tǒng),以及面向高性能數(shù)十億門軟件驗(yàn)證優(yōu)化的Protium X2原型驗(yàn)證系統(tǒng)。客戶表達(dá)的強(qiáng)烈需求讓我們深受鼓舞。Cadence將繼續(xù)與客戶合作,利用新系統(tǒng)實(shí)現(xiàn)最高的設(shè)計(jì)驗(yàn)證吞吐率。”

“業(yè)界最佳的硬件仿真器是我們?nèi)〉贸晒Φ年P(guān)鍵,Arm在基于Arm的服務(wù)器上一直在廣泛使用硬件仿真加速器和仿真工具,以實(shí)現(xiàn)最高的整體驗(yàn)證吞吐率?!盇rm公司設(shè)計(jì)服務(wù)資深總監(jiān)Tran Nguyen表示,“采用全新的Cadence Palladium Z2系統(tǒng),我們已經(jīng)在最新設(shè)計(jì)上實(shí)現(xiàn)了超過50%的性能提升和2倍的容量增加,為我們提供了驗(yàn)證下一代IP和產(chǎn)品所需的強(qiáng)大的硅前驗(yàn)證能力?!?/p>

“Xilinx與Cadence緊密合作,確保Cadence的軟件前端能與后端的賽靈思Vivado Design Suite設(shè)計(jì)套件無縫協(xié)作?!盭ilinx公司關(guān)鍵應(yīng)用市場(chǎng)資深總監(jiān)Hanneke Krekels表示, “基于FPGA的Cadence Protium X2 原型驗(yàn)證平臺(tái)讓使用我們Virtex UltraScale+ VU19P設(shè)備的用戶在十億門設(shè)計(jì)上實(shí)現(xiàn)數(shù)MHz的性能。Cadence與Xilinx前端到后端工作流程的緊密集成讓軟件工程師在開發(fā)最早期即可使用上述平臺(tái),將寶貴時(shí)間用于設(shè)計(jì)驗(yàn)證和軟件開發(fā),而不是耗時(shí)的原型驗(yàn)證初啟?!?/p>

Cadence驗(yàn)證全流程包括Palladium Z2硬件仿真加速系統(tǒng)、Protium X2原型驗(yàn)證系統(tǒng)、Xcelium? Logic Simulation邏輯仿真器、JasperGold? Formal Verification Platform形式化驗(yàn)證平臺(tái)以及Cadence智能驗(yàn)證應(yīng)用套件,可以提供最經(jīng)濟(jì)高效的驗(yàn)證吞吐率。全新的Palladium Z2 和Protium X2系統(tǒng)是Cadence驗(yàn)證套件的組成部分,支持公司的智能系統(tǒng)設(shè)計(jì)(Intelligent System Design?)戰(zhàn)略,助力實(shí)現(xiàn)SoC卓越設(shè)計(jì)。Palladium Z2 和Protium X2系統(tǒng)目前已在一些客戶中成功部署,并將在2021年第二季度向業(yè)內(nèi)廣泛面世。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉