(1)打開Modelsim,如果是第一次使用請看(2),不是就看(3)
(2)如果是新手,首先要在File—>New—library,新建一個我們自己的庫,命名為work。這里我已經(jīng)新建過work了,演示的是新建work1。
(3)建立好work library后,點擊FIile—>New—>project。今天給大家示例的是一個二分頻數(shù)字電路,在相應的地方輸入工程的名字和存儲工程的路徑,有良好習慣的小可愛可以先在work文件夾中建立好相應的工程文件夾,建立工程時將路徑設置為對應文件夾。
(4)建立好工程后點擊OK,會出現(xiàn)下圖:
這里小可愛們如果要仿真現(xiàn)有的文件可以點擊Add Existing File,新建的則點擊Create New File。
(5)點擊Create New File后,出現(xiàn)如下界面:
這里就是輸入我們建立文件的名字,Modelsim默認語言是VHDL,今天我們使用Verilog,在Add file as type 的下拉菜單中可以選擇相應的語言。選擇好之后點擊OK。一個.v文件就建立好了。
(6)接下來我們還要再建立一個測試文件。同樣點擊Create New File,操作如(5),只不過這次文件名稱為FP2_TEST。
(7)建立好兩個文件后,首先在FP2.v文件中編寫我們的代碼,方法是雙擊文件名即可打開相應.v文件,如果有小可愛打開是用altium designer軟件打開的話,可以在文件夾中找到.v文件,右鍵,打開方式,選擇Modelsim,將默認用該應用打開.v文件的勾選框勾上即可。
(8)然后再以同樣的方法編輯FP2_TEST文件。
(9)記得編輯好每個.v文件后要手動點擊保存。
(10)編寫好相應文件后,點擊compile——>compile all,Modelsim就會編譯相應文件,沒有編譯的文件State處會顯示藍色的問號,編譯通過的文件是綠色的√,編譯沒有通過,出錯的文件是紅色的×,如同下圖。
如果編譯有錯,則雙擊下方Transcript中提示出錯的語句,會有錯誤提示,根據(jù)錯誤提示去修改代碼,會比較容易。
(11)修改好錯誤后,再次編譯,直到通過。
(12)通過后就可以進行仿真啦。點擊simulate——>start simulation,出現(xiàn)如下窗口,選擇我們的測試文件,將enable optimization前的勾勾去掉,點擊OK。
然后Modelsim就會開始仿真啦。
(13)仿真之后,就要查看波形。在objects窗口中選中要觀察的波形,右鍵add to——>Wave——>selected signals,就出現(xiàn)我們的波形窗口。
一般窗口是沒有波形的,點擊窗口上方的run,波形即出現(xiàn),同時run旁邊的窗口可以設置仿真時間。
下圖就是我們二分頻文件的仿真波形。
OK,完結~~~~~~二分頻的代碼和測試文件在下一篇文章當中給出嚕!!!!!!!!有問題的可以一起交流哇!!!!