當(dāng)前位置:首頁 > 廠商動(dòng)態(tài) > 廠商文章
[導(dǎo)讀]賽靈思公司(Xilinx, Inc. 日前宣布啟動(dòng)All Programmable抽象化計(jì)劃,幫助硬件設(shè)計(jì)人員提高生產(chǎn)力并力助系統(tǒng)及軟件開發(fā)人員直接利用All Programmable FPGA、SoC和3D IC。賽靈思及其生態(tài)系統(tǒng)聯(lián)盟成員,包括MathWorks

賽靈思公司(Xilinx, Inc. 日前宣布啟動(dòng)All Programmable抽象化計(jì)劃,幫助硬件設(shè)計(jì)人員提高生產(chǎn)力并力助系統(tǒng)及軟件開發(fā)人員直接利用All Programmable FPGA、SoC和3D IC。賽靈思及其生態(tài)系統(tǒng)聯(lián)盟成員,包括MathWorks公司、美國(guó)國(guó)家儀器公司(NI)現(xiàn)在即可支持一個(gè)軟件、模型、平臺(tái)和基于IP設(shè)計(jì)環(huán)境的整合。上述這些環(huán)境不僅支持C、C++、SystemC等高級(jí)圖形化和文本化編程語言,而且很快即將支持OpenCL™語言(Open Computing Language,開放計(jì)算語言 ),利用高級(jí)自動(dòng)化技術(shù)可將這些語言轉(zhuǎn)化為優(yōu)化的實(shí)現(xiàn)方案。實(shí)踐證明,上述這些軟件及系統(tǒng)級(jí)抽象化補(bǔ)足了以硬件為中心的IP集成和C語言設(shè)計(jì)抽象化,與采用傳統(tǒng)RTL流程相比可將復(fù)雜FPGA和SoC的開發(fā)速度提升高達(dá)15倍。

賽靈思公司設(shè)計(jì)方法市場(chǎng)高級(jí)總監(jiān)Tom Feist指出:“通過擴(kuò)展設(shè)計(jì)人員能選擇的抽象化數(shù)量和類型,我們不僅能提高現(xiàn)有硬件客戶的生產(chǎn)力,更能幫助大量系統(tǒng)和軟件工程師直接運(yùn)用All Programmable FPGA、SoC和3D IC進(jìn)行編程。”

Xilinx與生態(tài)伙伴啟動(dòng)All Programmable抽象化計(jì)劃

圖片說明: 賽靈思及其生態(tài)系統(tǒng)聯(lián)盟成員,包括MathWorks公司、美國(guó)國(guó)家儀器公司(NI)現(xiàn)在即可支持一個(gè)軟件、模型、平臺(tái)和基于IP設(shè)計(jì)環(huán)境的整合。上述這些環(huán)境不僅支持C、C++、SystemC等高級(jí)圖形化和文本化編程語言,而且很快即將支持OpenCL™語言(Open Computing Language,開放計(jì)算語言 ),利用高級(jí)自動(dòng)化技術(shù)可將這些語言轉(zhuǎn)化為優(yōu)化的實(shí)現(xiàn)方案。

加速硬件設(shè)計(jì)

為了在All Programmable器件中加速創(chuàng)建高度集成的復(fù)雜設(shè)計(jì),賽靈思推出了Vivado® IP集成器(IPI)。Vivado IPI結(jié)合采用Vivado HLS (Vivado高層次綜合技術(shù)),可加速客戶IP核、賽靈思LogiCORE™和SmartCORE™ IP核、第三方IP核、賽靈思系統(tǒng)生成器(System Generator)生成的MathWorks Simulink® 設(shè)計(jì),以及C/C++和System C綜合的IP核的集成。

Gainspeed公司軟件與FPGA產(chǎn)品總監(jiān)Ties Bos指出:“結(jié)合利用Vivado IPI和HLS為我們開發(fā)新一代有線基礎(chǔ)設(shè)施產(chǎn)品發(fā)揮了重要作用。新一代有線基礎(chǔ)設(shè)施產(chǎn)品能通過基于軟件的全I(xiàn)P架構(gòu)支持新業(yè)務(wù)的快速開發(fā)。上述抽象化的整合能幫助我們用C++語言開發(fā)算法并快速集成所得的IP,相對(duì)于采用RTL方法而言,開發(fā)成本可降低達(dá)15倍之多。”

Vivado IPI采用ARM® AXI互聯(lián)和IP封裝的IP-XACT元數(shù)據(jù)等業(yè)界標(biāo)準(zhǔn),能提供智能、結(jié)構(gòu)組裝正確并與賽靈思 All Programmable解決方案協(xié)同優(yōu)化的設(shè)計(jì)方案。針對(duì)Zynq™-7000 All Programmable SoC設(shè)計(jì),嵌入式設(shè)計(jì)團(tuán)隊(duì)現(xiàn)在能夠更快速地識(shí)別、重用并集成軟/硬件IP,滿足雙核ARM處理系統(tǒng)和高性能FPGA結(jié)構(gòu)的要求。

加速系統(tǒng)級(jí)設(shè)計(jì)

系統(tǒng)工程師希望通過C/C++/SystemC、OpenCL、MathWorks MATLAB®與Simulink以及NI LabVIEW等抽象化來為軟/硬件行為建模,滿足今天更智能化系統(tǒng)的需求。賽靈思及其聯(lián)盟計(jì)劃成員生態(tài)系統(tǒng)幫助設(shè)計(jì)團(tuán)隊(duì)直接采取算法實(shí)現(xiàn),而無需擔(dān)心實(shí)現(xiàn)細(xì)節(jié)問題。

MathWorks隨R2013b版本發(fā)布了新的Zynq-7000 All Programmable SoC器件工作流程指南。根據(jù)本工作流程指南,軟件開發(fā)人員和硬件設(shè)計(jì)工程師可在MATLAB和Simulink中創(chuàng)建算法并為其建模,將設(shè)計(jì)進(jìn)行軟/硬件分區(qū),以及讓模型自動(dòng)針對(duì)賽靈思目標(biāo)設(shè)計(jì)平臺(tái),實(shí)現(xiàn)模型的集成、調(diào)試和測(cè)試。這種新功能建立在MathWorks豐富的專用工具箱庫(kù)和穩(wěn)健可靠的嵌入式軟硬件代碼生成技術(shù)基礎(chǔ)之上,能幫助用戶驗(yàn)證和優(yōu)化系統(tǒng)性能,讓更廣泛的開發(fā)人群充分利用業(yè)界首款A(yù)ll Programmable SoC的優(yōu)勢(shì)。

嵌入式系統(tǒng)設(shè)計(jì)人員用LabVIEW和NI可重配置I/O(RIO)硬件來抽象出傳統(tǒng)RTL設(shè)計(jì)的復(fù)雜性,避免花大量時(shí)間為部署目標(biāo)去構(gòu)建操作系統(tǒng)、驅(qū)動(dòng)程序和中間件。美國(guó)國(guó)家儀器公司(NI)針對(duì)嵌入式設(shè)計(jì)創(chuàng)建了基于平臺(tái)的方法。該方法提供有現(xiàn)成的可重配置硬件和直觀易用的圖形編程功能。只需單擊,NI LabVIEW 2013開發(fā)環(huán)境就能編譯、調(diào)試和部署專門為NI目標(biāo)上的處理器或可編程邏輯編寫的應(yīng)用。這種開發(fā)環(huán)境目前可支持多款賽靈思All Programmable器件。NI的包含60多款可部署目標(biāo)的平臺(tái)選用了賽靈思All Programmable SoC和FPGA作為其RIO計(jì)算核心。

賽靈思與一些早期客戶協(xié)作,還在開發(fā)一種全新的系統(tǒng)級(jí)異構(gòu)并行編程環(huán)境,該環(huán)境能夠支持軟件編程、系統(tǒng)驗(yàn)證、調(diào)試以及自動(dòng)實(shí)現(xiàn)C/C++和OpenCL。這種基于Eclipse™的全新綜合環(huán)境能夠提供特定市場(chǎng)的庫(kù),從而大幅提高設(shè)計(jì)生產(chǎn)力。該最新流程旨在幫助系統(tǒng)架構(gòu)師、軟件應(yīng)用開發(fā)人員以及要求并行架構(gòu)的嵌入式設(shè)計(jì)人員提高系統(tǒng)性能,降低系統(tǒng)材料清單(BOM)成本和整體功耗,而且其簡(jiǎn)便易用性和開發(fā)時(shí)間與ASSP、DSP和GPU旗鼓相當(dāng)。

加速軟件設(shè)計(jì)

賽靈思All Programmable抽象化還可加速Zynq-7000 All Programmable SoC和MicroBlaze™處理器的軟件開發(fā)。賽靈思開發(fā)了能仿真系統(tǒng)軟硬件接口的Quick Emulator(QEMU)開源虛擬機(jī)。較早進(jìn)行軟件開發(fā)不僅可提高設(shè)計(jì)生產(chǎn)力,而且還能確保持續(xù)軟硬件集成驗(yàn)證。

此外,賽靈思還攜手Cadence公司推出了專門針對(duì)賽靈思Zynq-7000 All Programmable SoC的虛擬系統(tǒng)平臺(tái),從而支持軟/硬件同步開發(fā),這樣不僅大幅降低了開發(fā)成本,而且還顯著縮短了產(chǎn)品上市時(shí)間。借助虛擬化環(huán)境和賽靈思軟件開發(fā)工具套件(SDK),設(shè)計(jì)團(tuán)隊(duì)能將系統(tǒng)開發(fā)時(shí)間縮短數(shù)月。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉