μPB1008K的GPS接收機(jī)射頻前端電路圖
μPB1008K是一個(gè)單片的GPS接收機(jī)芯片,芯片內(nèi)部集成有前置放大器、射頻/中頻下變頻器、PLL頻率合成器、雙2 bit ADC等電路。
μPB1008K具有IQ恢復(fù)功能,在I通道和Q通道分別具有一個(gè)2 bit ADC。芯片內(nèi)部具有固定分頻率的前置分頻器,VCO分頻率為102(8、12.75串聯(lián)前置分頻器),基準(zhǔn)分頻率為2。通過增益控制引腳可以調(diào)節(jié)增益,電壓上升增益下降。電源電壓Vcc=2.7V~3.3V,工作電流消耗為Icc=18.0mA,低功耗模式Icc(PD)=10uA。芯片采用QFN- 36封裝。
μPB1008K可應(yīng)用在基準(zhǔn)頻率為27.456MHz,第2IF頻率為132kHz的GPS接收機(jī)中。