本文分析了卷積交織和解交織的基本原理,然后采用Altera 的FPGA器件,用RAM分區(qū)循環(huán)移位法來實(shí)現(xiàn)解交織器。
在面向設(shè)計(jì)人員的模擬電子實(shí)驗(yàn)室網(wǎng)絡(luò)廣播中,德州儀器將與安富利公司旗下最大的業(yè)務(wù)部安富利美國(guó)電子元件部共同圍繞開關(guān)穩(wěn)壓器的PCB">PCB布局技術(shù)展開討論,播出時(shí)間定于美國(guó)中部夏令時(shí)間2006年10月11日(星期三)上
本文利用QuartusⅡ和Matlab/Simulink之間的接口工具DSP Builder來設(shè)計(jì)整個(gè)DDS系統(tǒng).
據(jù)外電報(bào)道,日本半導(dǎo)體設(shè)備協(xié)會(huì)(SEAJ)周四稱,由于芯片制造商進(jìn)行大量投資提高產(chǎn)能,以滿足市場(chǎng)不斷增長(zhǎng)的需求,日本8月芯片制造設(shè)備訂單連續(xù)第12個(gè)月出現(xiàn)增長(zhǎng)。該協(xié)會(huì)稱,日本8月芯片制造設(shè)備訂單與去年同期相比增
QuickLogic 公司參與了在9月26-28日于舊金山舉辦的英特爾開發(fā)商論壇(IDF)的CE-ATA展示。 QuickLogic演示了一套陳列的完整的可編程CE-ATA解決方案。
英飛凌科技公司發(fā)布了一個(gè)基于雙核架構(gòu)、包含多個(gè)集成式外設(shè)的高度集成的片上系統(tǒng)(SoC)解決方案家族。全新TwinPass家族主要面向家庭數(shù)字應(yīng)用,如存儲(chǔ)和多媒體應(yīng)用、基于VDSL和PON接入調(diào)制解調(diào)器的綜合接入設(shè)備(IA
研究數(shù)字音頻無線傳輸中的前向糾錯(cuò)(FEC)算法的設(shè)計(jì)及實(shí)現(xiàn),對(duì)前向糾錯(cuò)中的主要功能模塊,如RS編解碼、交織器與解交織器等給出基本算法及基于現(xiàn)場(chǎng)可編程門陣列(FPGA)和硬件描述語言的解決方案。
介紹XC2V1000型現(xiàn)場(chǎng)可編程門陣列(FPGA)的主要特性和FIR抽取濾波器的工作原理,重點(diǎn)闡述用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出仿真波形和設(shè)計(jì)特點(diǎn)。
用現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)了ADl871和MCU之間的接口,解決了這一問題。給出用VHDL語言設(shè)計(jì)的接口電路和程序并進(jìn)行了仿真。
詳細(xì)闡述了FPGA中辨向細(xì)分、可逆計(jì)數(shù)器,接口電路的設(shè)計(jì)實(shí)現(xiàn),并給出了仿真波形。
本文采用CPLD器件設(shè)計(jì)了新的A/D轉(zhuǎn)換組合,替代了原組合,同時(shí)提高了可靠性,改善了轉(zhuǎn)換位數(shù)、功耗等技術(shù)指標(biāo).
在65nm節(jié)點(diǎn),Altera采用Quartus® II軟件來開發(fā)芯片,實(shí)現(xiàn)最靈活的設(shè)計(jì)。
本文就一種符合EU-2標(biāo)準(zhǔn),基于嵌入式Windows CE操作系統(tǒng)和組態(tài)王6.0組態(tài)軟件的集工況模擬、樣氣采集、樣氣分析于一體的汽車尾氣污染物智能檢測(cè)系統(tǒng)進(jìn)行介紹。
建伍公司、弗勞恩霍夫IIS集成電路研究所和意法半導(dǎo)體(ST)聯(lián)袂展示世界數(shù)字廣播Mondiale™收音機(jī)的產(chǎn)品原型 在2006年9月1-6日的柏林IFA國(guó)際消費(fèi)電子">消費(fèi)電子產(chǎn)品展覽會(huì)上,建伍公司和弗勞恩霍夫研究的展臺(tái)將展
介紹數(shù)控振蕩器的工作原理,重點(diǎn)闡述用現(xiàn)場(chǎng)可編程門陣列(FPGA)和靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)實(shí)現(xiàn)數(shù)控振蕩器的方法,同時(shí)給出采用此結(jié)構(gòu)設(shè)計(jì)的數(shù)控振蕩器的特點(diǎn)和性能。