當(dāng)前位置:首頁 > 嵌入式 > 嵌入式電路圖
[導(dǎo)讀]AVR的IO端口特性分析: 分析IO引腳Pxn。DDRxn 只有為1時(shí),可控單向開關(guān)才工作,PORTxn 的數(shù)值才能通過可控單向開送到 Pxn.結(jié)論:DDRxn=1 時(shí),為輸出狀態(tài)。輸出值等于PORT

AVR的IO端口特性分析:

 


分析IO引腳Pxn。DDRxn 只有為1時(shí),可控單向開關(guān)才工作,PORTxn 的數(shù)值才能通過可控單向開送到 Pxn.

結(jié)論:DDRxn=1 時(shí),為輸出狀態(tài)。輸出值等于PORTxn。所以,DDRxn 為方向寄存器。PORTxn 為數(shù)據(jù)寄存器。

分析上拉電阻。E的電位為0時(shí),即D為1時(shí),上拉電阻有效。

從與門的輸入分析,只有以下的條件同時(shí)滿足時(shí),上拉電阻才有效

1。PUD 為0

2。DDxn 為0

3。PORTxn 為1

結(jié)論是:只有DDRxn = 0 即管腳定義為輸入狀態(tài),并且 PORTxn=1, 而且UPD設(shè)置為0時(shí),上拉電阻才生效。

分析 Pxn 及 SLEEP。只有當(dāng) SLEEP = 0 時(shí),可控開關(guān)2才導(dǎo)通,SD1不工作,施密特觸發(fā)器的輸入等于Pxn, 信號(hào)送到同步器后讀取。

結(jié)論:Pxn 無論在輸入或輸出狀態(tài)都能被AVR讀取。SLEEP=0時(shí)輸入才能被讀取。

AVR的IO端口的使用注意事項(xiàng):

如果有引腳末被使用,建議些引腳賦予一個(gè)確定電平。最簡(jiǎn)單的保證未用引腳具有確定電平的方法是使能內(nèi)部上拉電阻。

如果剛定義了引腳的輸入狀態(tài),就要立即回讀,可以在回讀前,插入一句 _nop()。

系統(tǒng)復(fù)位時(shí),DDR全部為0,Port也全部為0,故上拉電阻在復(fù)位時(shí)會(huì)失效。

如何用C語言操縱AVR的IO端口(以ICCAVR為例):

舉例一:將PB0定義為輸出,且輸出為高電平

DDRB=BIT(0); //定義 PB0為輸出

PORTB|=BIT(0); // PB0 輸出高電平

舉例二:將PB0、PB1定義為輸出,且PB0輸出低電平,PB1均為高電平

DDRB|=BIT(0)|BIT(1); //定義 PB0、PB1為輸出

PORTB|=BIT(0)|BIT(1); // PB0、PB1 輸出高電平

舉例三:將PB0數(shù)據(jù)寄存器的數(shù)值翻轉(zhuǎn),即如果是1時(shí)變成0,如果是0時(shí)變成1

PORTB^=BIT(0); // PB0 輸出高電平

舉例四:將PB0、PB1數(shù)據(jù)寄存器的數(shù)值翻轉(zhuǎn),即如果是1時(shí)變成0,如果是0時(shí)變成1

PORTB^=BIT(0)|BIT(1); // PB0 輸出高電平

舉例五:將PB2、PB3定義為輸入,不帶上拉電阻

DDRB&=~(BIT(2)|BIT(3)); //定義 PB2、PB3為輸入

PORTB&=~(BIT(2)|BIT(3)); // 將 PORT 置0,沒有上拉電阻

舉例六:將PB2、PB3定義為輸入,帶上拉電阻。即沒有引用這些引腳時(shí),缺省值為高電平

SFIOR&=~BIT(PUD); // SFIOR寄存器的上拉電阻控制位PUD置0,在整個(gè)代碼中,這句話可以不出現(xiàn),或僅出現(xiàn)一次即可。因?yàn)樗且粋€(gè)控制全部上拉電阻的控制位。

DDRB&=~(BIT(2)|BIT(3)); //定義 PB2、PB3為輸入

PORTB|=BIT(2)|BIT(3); // 將 PORT 置1,滿足上拉電阻的另一個(gè)條件

舉例七:DDRB=BIT(0)|BIT(1) 與 DDRB|=BIT(0)|BIT(1) 的區(qū)別

假定在執(zhí)行上面兩句指令前,DDRB 的狀態(tài)為: 1000 0000

如果執(zhí)行 DDRB=BIT(0)|BIT(1) ,DDRB的狀態(tài)變?yōu)椋?0000 0011

如果執(zhí)行 DDRD|=BIT(0)|BIT(1),,DDRB的狀態(tài)變?yōu)椋?1000 0011

那前一句會(huì)先清空以前的所有狀態(tài),后一句保留前面的狀態(tài)。

在實(shí)際應(yīng)用中,后一句更常用。

舉例八:將第三位置1,除了用BIT(3),還有其它的表達(dá)方法嗎?

DDRB|=BIT(3);

DDRB|=1<<3;

DDRB|=0x08;

DDRB|=0b00001000;

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉