當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式電路圖
[導(dǎo)讀]1、板層的結(jié)構(gòu)板層的結(jié)構(gòu)是決定系統(tǒng)的EMC性能一個(gè)很重要的因素。一個(gè)好的板層結(jié)構(gòu)對(duì)抑制PCB中輻射起到良好的效果。在現(xiàn)在常見(jiàn)的高速電路系統(tǒng)中大多采用多層板而不是單面板和

1、板層的結(jié)構(gòu)板層的結(jié)構(gòu)是決定系統(tǒng)的EMC性能一個(gè)很重要的因素。一個(gè)好的板層結(jié)構(gòu)對(duì)抑制PCB中輻射起到良好的效果。在現(xiàn)在常見(jiàn)的高速電路系統(tǒng)中大多采用多層板而不是單面板和雙面板。在設(shè)計(jì)多面板時(shí)候需要注意以下方面。

1.一個(gè)信號(hào)層應(yīng)該和一個(gè)敷銅層相鄰;

2.信號(hào)層應(yīng)該和臨近的敷銅層緊密耦合(即信號(hào)層和臨近敷銅層之間的介質(zhì)厚度很小);

3.電源敷銅和地敷銅應(yīng)該緊密耦合;

4.系統(tǒng)中的高速信號(hào)應(yīng)該在內(nèi)層且在兩個(gè)敷銅之間,這樣兩個(gè)敷銅可以為這些高速信號(hào)提供屏蔽作用且將這些信號(hào)的輻射限制在兩個(gè)敷銅區(qū)域;

5.多個(gè)地敷銅層可以有效的減小PCB板的阻抗,減小共模EMI。

如何降低數(shù)字信號(hào)和模擬信號(hào)間的相互干擾呢?有兩個(gè)基本原則:第一個(gè)原則是盡可能減小電流環(huán)路的面積;第二個(gè)原則是系統(tǒng)只采用一個(gè)參考面

相反,如果系統(tǒng)存在兩個(gè)參考面,就可能形成一個(gè)偶極天線(注:小型偶極天線的輻射大小與線的長(zhǎng)度、流過(guò)的電流大小以及頻率成正比);而如果信號(hào)不能通過(guò)盡可能小的環(huán)路返回,就可能形成一個(gè)大的環(huán)狀天線(注:小型環(huán)狀天線的輻射大小與環(huán)路面積、流過(guò)環(huán)路的電流大小以及頻率的平方成正比) 在設(shè)計(jì)中要盡可能避免這兩種情況。有人建議將混合信號(hào)電路板上的數(shù)字地和模擬地分割開(kāi),這樣能實(shí)現(xiàn)數(shù)字地和模擬地之間的隔離。盡管這種方法可行,但是存在很多潛在的問(wèn)題,在復(fù)雜的大型系統(tǒng)中問(wèn)題尤其突出的。最關(guān)鍵的問(wèn)題是不能跨越分割間隙布線,一旦跨越了分割間隙布線,電磁輻射和信號(hào)串?dāng)_都會(huì)急劇增加。問(wèn)題:在PCB設(shè)計(jì)中最常見(jiàn)的問(wèn)題就是信號(hào)線跨越分割地或電源而產(chǎn)生EMI問(wèn)題。解決辦法:了解電流回流到地的路徑和方式是優(yōu)化混合信號(hào)電路板設(shè)計(jì)的關(guān)鍵 許多設(shè)計(jì)工程師僅僅考慮信號(hào)電流從哪兒流過(guò),而忽略了電流的具體路徑。如果必須對(duì)地線層進(jìn)行分割,而且必須通過(guò)分割之間的間隙布線,可以先在被分割的地之間進(jìn)行單點(diǎn)連接,形成兩個(gè)地之間的連接橋,然后通過(guò)該連接橋布線。這樣,在每一個(gè)信號(hào)線的下方都能夠提供一個(gè)直接的電流回流路徑,從而使形成的環(huán)路面積很小。采用光隔離器件或變壓器也能實(shí)現(xiàn)信號(hào)跨越分割間隙。對(duì)于前者,跨越分割間隙的是光信號(hào);在采用變壓器的情況下,跨越分割間隙的是磁場(chǎng) 還有一種可行的辦法是采用差分信號(hào):信號(hào)從一條線流入從另外一條信號(hào)線返回,這種情況下,不需要地作為回流路徑。在實(shí)際工作中一般傾向于使用統(tǒng)一地,將PCB分區(qū)為模擬部分和數(shù)字部分。模擬信號(hào)在電路板所有層的模擬區(qū)內(nèi)布線,而數(shù)字信號(hào)在數(shù)字電路區(qū)內(nèi)布線 在這種情況下,數(shù)字信號(hào)返回電流不會(huì)流入到模擬信號(hào)的地,只有將數(shù)字信號(hào)布線在電路板的模擬部分之上或者將模擬信號(hào)布線在電路板的數(shù)字部分之上時(shí),才會(huì)出現(xiàn)數(shù)字信號(hào)對(duì)模擬信號(hào)的干擾。出現(xiàn)這種問(wèn)題并不是因?yàn)闆](méi)有分割地,真正原因是數(shù)字信號(hào)布線不適當(dāng)。在將A/D轉(zhuǎn)換器的模擬地和數(shù)字地管腳連接在一起時(shí),大多數(shù)的A/D轉(zhuǎn)換器廠商會(huì)建議:將AGND和DGND管腳通過(guò)最短的引線連接到同一個(gè)低阻抗的地上 如果系統(tǒng)僅有一個(gè)A/D轉(zhuǎn)換器,上面的問(wèn)題就很容易解決 將地分割開(kāi),在A/D轉(zhuǎn)換器下面把模擬地和數(shù)字地部分連接在一起 采取該方法時(shí),必須保證兩個(gè)地之間的連接橋?qū)挾扰cIC等寬,并且任何信號(hào)線都不能跨越分割間隙。如果系統(tǒng)中A/D轉(zhuǎn)換器較多,例如10個(gè)A/D轉(zhuǎn)換器怎樣連接呢?如果在每一個(gè)A/D轉(zhuǎn)換器的下面都將模擬地和數(shù)字地連接在一起,則產(chǎn)生多點(diǎn)相連,模擬地和數(shù)字地之間的隔離就毫無(wú)意義。而如果不這樣連接,就違反了廠商的要求。最好的辦法是開(kāi)始時(shí)就用統(tǒng)一地。將統(tǒng)一的地分為模擬部分和數(shù)字部分,這樣的布局布線既滿足了IC器件廠商對(duì)模擬地和數(shù)字地管腳低阻抗連接的要求,同時(shí)又不會(huì)形成環(huán)路天線或偶極天線而產(chǎn)生EMC問(wèn)題?;旌闲盘?hào)PCB設(shè)計(jì)是一個(gè)復(fù)雜的過(guò)程,設(shè)計(jì)過(guò)程要注意以下幾點(diǎn):

(1) PCB分區(qū)為獨(dú)立的模擬部分和數(shù)字部分

(2) 合適的元器件布局

(3) A/D轉(zhuǎn)換器跨分區(qū)放置

(4) 不要對(duì)地進(jìn)行分割:在電路板的模擬部分和數(shù)字部分下面敷設(shè)統(tǒng)一地

(5) 在電路板的所有層中,數(shù)字信號(hào)只能在電路板的數(shù)字部分布線;模擬信號(hào)只能在電路板的模擬部分布線

(6) 實(shí)現(xiàn)模擬和數(shù)字電源分割

(7) 布線不能跨越分割電源面之間的間隙

(8) 必須跨越分割電源之間間隙的信號(hào)線要位于緊鄰大面積地的布線層上

(9) 分析返回地電流實(shí)際流過(guò)的路徑和方式

(10) 采用正確的布線規(guī)則

PCB設(shè)計(jì)時(shí)的電路措施我們?cè)谠O(shè)計(jì)電子線路時(shí),比較多考慮的是產(chǎn)品的實(shí)際性能,而不會(huì)太多考慮產(chǎn)品的電磁兼容特性和電磁騷擾的抑制及電磁抗干擾特性 用這樣的電路原理圖進(jìn)行PCB的排板時(shí)為達(dá)到電磁兼容的目的,必須采取必要的電路措施,即在其電路原理圖的基礎(chǔ)上增加必要的附加電路,以提高其產(chǎn)品的電磁兼容性能,實(shí)際PCB設(shè)計(jì)中可采用以下電路措施:

(1) 可用在PCB走線上串接一個(gè)電阻的辦法,降低控制信號(hào)線上下沿跳變速率

(2) 盡量為繼電器等提供某種形式的阻尼(高頻電容、反向二極管等)

(3) 對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)到低噪聲區(qū)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射

(4) MCU無(wú)用端,要通過(guò)相應(yīng)的匹配電阻接電源或接地或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空

(5) 閑置不用的門電路輸入端,不要懸空,而是通過(guò)相應(yīng)的匹配電阻接電源或接地 閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端

(6) 為每個(gè)集成電路設(shè)一個(gè)高頻去耦電容 每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容

(7) 用大容量的鉭電容或聚酯電容而不用電解電容作電路板上的充放電儲(chǔ)能電容 使用管狀電容時(shí),外殼要接地

 

 

對(duì)于圖7和圖8,這兩種地的分布具體的特點(diǎn)是如何的呢?我在網(wǎng)上的一些資料中,發(fā)現(xiàn)ring的問(wèn)題,建議的是使開(kāi)關(guān)電源的地,他們建議的是把BUCK電源的地和數(shù)字電路的地單點(diǎn)連接。至于這樣處理的具體作用和含義我的理解還是比較模糊,不知道你是怎么看BUCK開(kāi)關(guān)電源地的處理問(wèn)題的?[!--empirenews.page--]

問(wèn)題:"還有一種可行的辦法是采用差分信號(hào):信號(hào)從一條線流入從另外一條信號(hào)線返回,這種情況下,不需要地作為回流路徑 "答:感覺(jué)差分信號(hào)其實(shí)還是以地回路為主要回流路徑,只有一小部分從另一條線號(hào)線上返回。假設(shè)一個(gè)極端的情況,如果差分信號(hào)的主回流路徑是另一條信號(hào)線,那我們可以將差分線下方的地平面(電源平面)全部切掉。而我感覺(jué)如果真這樣做了,回流路徑和效果肯定是會(huì)有問(wèn)題的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號(hào)返回路徑。其實(shí)在信號(hào)回流分析上,差分走線和普通的單端走線的機(jī)理是一致的,即高頻信號(hào)總是沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對(duì)地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路。在 PCB 電路設(shè)計(jì)中,一般差分走線之間的耦合較小,往往只占 10~20%的耦合度,更多的還是對(duì)地的耦合,所以差分走線的主要回流路徑還是存在于地平面。當(dāng)?shù)仄矫姘l(fā)生不連續(xù)的時(shí)候,無(wú)參考平面的區(qū)域,差分走線之間的耦合才會(huì)提供主要的回流通路,盡管參考平面的不連續(xù)對(duì)差分走線的影響沒(méi)有對(duì)普通的單端走線來(lái)的嚴(yán)重,但還是會(huì)降低差分信號(hào)的質(zhì)量,增加 EMI,要盡量避免。也有些設(shè)計(jì)人員認(rèn)為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號(hào),但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號(hào)提供地阻抗回路,勢(shì)必會(huì)造成 EMI 輻射,這種做法弊大于利。問(wèn)題:是否保持差分走線等間距比匹配線長(zhǎng)更重要?

答:在實(shí)際的 PCB 布線中,往往不能同時(shí)滿足差分設(shè)計(jì)的要求。由于管腳分布,過(guò)孔,以及走線空間等因素存在,必須通過(guò)適當(dāng)?shù)睦@線才能達(dá)到線長(zhǎng)匹配的目的,但帶來(lái)的結(jié)果必然是差分對(duì)的部分區(qū)域無(wú)法平行。PCB 差分走線的設(shè)計(jì)中最重要的規(guī)則就是匹配線長(zhǎng),其它的規(guī)則都可以根據(jù)設(shè)計(jì)要求和實(shí)際應(yīng)用進(jìn)行靈活處理。問(wèn)題:是否差分走線一定要靠的很近才好?答:讓差分走線靠近無(wú)非是為了增強(qiáng)他們的耦合,既可以提高對(duì)噪聲的免疫力,還能充分利用磁場(chǎng)的相反極性來(lái)抵消對(duì)外界的電磁干擾。雖說(shuō)這種做法在大多數(shù)情況下是非常有利的,但不是絕對(duì)的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再讓通過(guò)彼此的強(qiáng)耦合達(dá)到抗干擾和抑制 EMI 的目的了。如何才能保證差分走線具有良好的隔離和屏蔽呢?增大與其它信號(hào)走線的間距是最基本的途徑之一,電磁場(chǎng)能量是隨著距離呈平方關(guān)系遞減的,一般線間距超過(guò)4 倍線寬時(shí),它們之間的干擾就極其微弱了,基本可以忽略。此外,通過(guò)地平面的隔離也可以起到很好的屏蔽作用,這種結(jié)構(gòu)在高頻的(10G 以上)IC 封裝PCB 設(shè)計(jì)中經(jīng)常會(huì)用采用,被稱為 CPW 結(jié)構(gòu),可以保證嚴(yán)格的差分阻抗控制(2Z0)。差分走線也可以走在不同的信號(hào)層中,但一般不建議這種走法,因?yàn)椴煌膶赢a(chǎn)生的諸如阻抗、過(guò)孔的差別會(huì)破壞差模傳輸?shù)男Ч?,引入共模噪聲。此外,如果相鄰兩層耦合不夠緊密的話,會(huì)降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當(dāng)?shù)拈g距,串?dāng)_就不是個(gè)問(wèn)題。在一般頻率(GHz 以下),EMI也不會(huì)是很嚴(yán)重的問(wèn)題,實(shí)驗(yàn)表明,相距 500Mils 的差分走線,在3米之外的輻射能量衰減已經(jīng)達(dá)到60dB,足以滿足 FCC的電磁輻射標(biāo)準(zhǔn),所以設(shè)計(jì)者根本不用過(guò)分擔(dān)心差分線耦合不夠而造成電磁不兼容問(wèn)題。在上面4個(gè)表中所示的板層結(jié)構(gòu)安排,大多是不能完全符合上面的5個(gè)要點(diǎn)。這就需要根據(jù)實(shí)際的系統(tǒng)要求選擇適當(dāng)?shù)陌鍖咏Y(jié)構(gòu)。下面就現(xiàn)在常用的6層板結(jié)構(gòu)做一說(shuō)明。

A:第2和第5層為電源和地敷銅,由于電源敷銅阻抗高,對(duì)控制共模EMI輻射非常不利。不過(guò),從信號(hào)的阻抗控制觀點(diǎn)來(lái)看,這一方法卻是非常正確的。因?yàn)檫@種板層設(shè)計(jì)中,信號(hào)走線層的Layer1和Layer3,Layer4和Layer6構(gòu)成了兩對(duì)較為合理的走線組合。

B:將電源和地分別放在第3和第4層,這一設(shè)計(jì)解決了電源敷銅阻抗問(wèn)題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個(gè)外層上的信號(hào)線數(shù)量最少,走線長(zhǎng)度很短(短于信號(hào)最高諧波波長(zhǎng)的1/20),則這種設(shè)計(jì)可以解決差模EMI問(wèn)題。將外層上的無(wú)元件和無(wú)走線區(qū)域敷銅填充并將敷銅區(qū)接地(每1/20波長(zhǎng)為間隔),則對(duì)差模EMI的抑制特別好。

C:從信號(hào)的質(zhì)量角度考慮,很顯然C例中的板層安排最為合理的。因?yàn)檫@樣的結(jié)構(gòu)對(duì)信號(hào)的高頻回流的路徑是比較理想的。但是這樣安排有個(gè)比較突出的缺點(diǎn):信號(hào)的走線層少。所以這樣的系統(tǒng)適用于高性能的要求。

D:這可實(shí)現(xiàn)信號(hào)完整性設(shè)計(jì)所需要的環(huán)境。信號(hào)層與接地層相鄰,電源層和接地層配對(duì)。顯然,不足之處是層的結(jié)構(gòu)不平衡(不平衡的敷銅可能會(huì)導(dǎo)致PCB板的翹曲變形)。解決問(wèn)題的辦法是將第3層所有的空白區(qū)域敷銅,敷銅后如果第3層的敷銅密度接近于電源層或接地層,這塊板可以不嚴(yán)格地算作是結(jié)構(gòu)平衡的電路板。敷銅區(qū)必須接電源或接地。 現(xiàn)在使用的8層板多數(shù)是為了提高6層板的信號(hào)質(zhì)量而設(shè)計(jì)。由表3中知道8層板相比6層板并沒(méi)有增加信號(hào)的走線層,而是多了兩個(gè)敷銅層,所以可以優(yōu)化系統(tǒng)的EMC性能。

2、板層的參數(shù) 板層的參數(shù)包括信號(hào)走線的線寬,線厚、信號(hào)層和敷銅層之間的介質(zhì)以及介質(zhì)的厚度等。板層參數(shù)的確定主要是考慮到信號(hào)的阻抗控制以及PCB板的制作工藝限制等因素。當(dāng)然在GHz以上的頻率還需要重點(diǎn)考慮傳輸線的集膚效應(yīng)(Skin Effect)以及介質(zhì)的損耗等方面。對(duì)于常用的介質(zhì)FR-4而言,在≥1GHz時(shí)介質(zhì)對(duì)信號(hào)有了明顯的衰減。 信號(hào)線的阻抗主要受到多個(gè)參數(shù)變量的限制,可以用下面的公式簡(jiǎn)單的描述。

其中:Z。是信號(hào)線的阻抗;w:是走線的線寬;h:走線的線高;H:介質(zhì)的厚度;ε:介質(zhì)的介電常數(shù)。在這些參數(shù)變量中,H的影響最大。 通常可以使用POLAR CIT25軟件計(jì)算傳輸線的阻抗。不同的傳輸線類型(微帶線和帶狀線等)計(jì)算需要的參數(shù)也是有些差異。

3、電源(地)層的設(shè)計(jì) 在研究電源(地)層的設(shè)計(jì)之前有必要知道高頻信號(hào)的回流問(wèn)題。高頻信號(hào)的回流的原則就是沿著阻抗最小的路徑返回信號(hào)的驅(qū)動(dòng)端。同時(shí)信號(hào)的回流在信號(hào)的波形切換時(shí),回流的的方式是不同的。在PCB上傳輸線的信號(hào)回流總是沿著和該傳輸線最近的敷銅形成電流返回路徑,只是在靠近信號(hào)的驅(qū)動(dòng)端時(shí)有所區(qū)別。信號(hào)輸出如果為邏輯高,那么信號(hào)的回流必須進(jìn)入驅(qū)動(dòng)端的電源管腳。相反如果輸出為低,那么信號(hào)的回流必定是回到驅(qū)動(dòng)端的地管腳。信號(hào)的傳輸線和返回路徑之間需要有高的電容和低的電感。高的電容是可以比較好的將電場(chǎng)包含在內(nèi);較低的電感是為了減小穿過(guò)的磁通量。在研究了高頻信號(hào)的回流的問(wèn)題,下面將詳細(xì)的研究電源的設(shè)計(jì)。[!--empirenews.page--]

3.1、電源(地)層的分割 現(xiàn)在系統(tǒng)的工作電源多為多個(gè)電源,那么在實(shí)際的操作中就需要研究電源(地)層的分割(Slot)問(wèn)題。由上面研究的信號(hào)回流問(wèn)題知道,Slot使得信號(hào)的回流路徑很難控制。如果信號(hào)不能通過(guò)盡可能小的環(huán)路返回,就可能形成一個(gè)大的環(huán)狀天線(小型環(huán)狀天線的輻射大小與環(huán)路面積、流過(guò)環(huán)路的電流大小以及頻率的平方成正比)。當(dāng)然從另一個(gè)角度考慮,Slot有利于噪聲的隔離,可以防止不同分割塊(Island)之間的相互干擾。下面將詳細(xì)研究電源(地)層的分割。

假設(shè)我們分割了Ground A和Ground B如圖1所示,且使用傳輸線的模型來(lái)等效Slot。在信號(hào)線經(jīng)過(guò)Ground A進(jìn)入Ground B時(shí),由于A和B之間沒(méi)有連續(xù)的回流路徑,信號(hào)傳輸線在Ground A上感應(yīng)出流動(dòng)的負(fù)電荷(負(fù)電荷的流動(dòng)形成了信號(hào)在Ground A上的信號(hào)回流),這些負(fù)電荷不能到達(dá)Ground B。那么就會(huì)在Ground B上極化出相應(yīng)的正負(fù)電荷。在Ground B上感應(yīng)出的負(fù)電荷和其上面的信號(hào)線構(gòu)成了信號(hào)的回流,同時(shí)感應(yīng)出的正電荷將和Ground A上一部分的負(fù)電荷沿著Slot的傳輸線模型在信號(hào)線和Slot的交叉點(diǎn)的兩側(cè)進(jìn)行傳輸。如圖2所示的電流源所示的電流通過(guò)Slot傳輸線向兩個(gè)方向同時(shí)傳輸。那么Ground A剩下的負(fù)電荷將在Ground A上反射回到信號(hào)的驅(qū)動(dòng)端。電路中的兩個(gè) 是傳輸線在兩個(gè)敷銅上邊緣形成的寄生電容。在Slot寬度上的傳輸線用電感 模型代替。該模型的有效性已經(jīng)得到證明[2]。由此可以知道信號(hào)傳輸?shù)囊恍┨匦浴?/p>

其中T是信號(hào)傳輸線的傳輸系數(shù),R是信號(hào)的反射系數(shù)。X:是模式轉(zhuǎn)換系數(shù)。是流向Slot的傳輸線模型的電壓值和原本信號(hào)傳輸線上的電壓值的比值。

在頻率比較低或者是Lx和Cx可以忽略時(shí),上面的公式可以簡(jiǎn)化為: 同時(shí),在信號(hào)線穿過(guò)Slot的時(shí)候,能量的衰減也是很嚴(yán)重的。如圖3給出了另一個(gè)仿真圖。具體參數(shù)如下:Microstrip Line Trace Width = 0.3 mm; Trace Length = 8.2mm; Gap Width = 0.6 mm; Gap Length = 6.0 mm; PCB Thickness = 0.13 mm, FR-4; Frequency:0 - 5GHz The plot is generated at 5GHz。使用軟件是Ansoft HFSS 8.0。 可以看到,因?yàn)闆](méi)有導(dǎo)體提供回流路徑,電流不得不跳過(guò)縫隙,過(guò)程中,損失了不少能量。這些損失的能量一部分是輻射到空中了,還有一些能量沿著縫隙傳播,如果還有另外的Trace跨過(guò)這個(gè)縫隙,會(huì)有比較嚴(yán)重的Crosstalk。所以在板層設(shè)計(jì)中應(yīng)該避免出現(xiàn)信號(hào)線跨過(guò)Slot的情況。否則將會(huì)產(chǎn)生非常嚴(yán)重的EMI。如果有的信號(hào)線必須經(jīng)過(guò)跨構(gòu)時(shí)候,行之有效的方法就是在跨構(gòu)處放置一個(gè)旁路電容。

3.2、數(shù)模電源設(shè)計(jì)數(shù)模電源設(shè)計(jì)的主要目的就是減小數(shù)字信號(hào)(數(shù)字電源)對(duì)模擬信號(hào)(模擬電源)的干擾。同時(shí)還需要注意兩個(gè)方面。第一:盡可能減小電流環(huán)路的面積;第二:系統(tǒng)只采用一個(gè)參考面。如果系統(tǒng)存在兩個(gè)參考面,就可能形成一個(gè)偶極天線(小型偶極天線的輻射大小與線的長(zhǎng)度、流過(guò)的電流大小以及頻率成正比)。所以對(duì)于數(shù)模電源和地敷銅的連接采用單點(diǎn)連接。這樣既可以構(gòu)成一個(gè)參考地敷銅,還可以防止在數(shù)字模擬地之間形成小的回流環(huán)路(Ground Loop)。因?yàn)檫@樣的回流環(huán)路是產(chǎn)生地彈噪聲的一個(gè)因素。因?yàn)槿绻捎枚帱c(diǎn)連接,噪聲就可以通過(guò)多個(gè)連接點(diǎn)形成比較多的環(huán)路。單點(diǎn)的連接點(diǎn)應(yīng)該在數(shù)模混合器件的下方。同時(shí)需要注意數(shù)模的連接方式,考慮到噪聲的隔離,數(shù)?;旌线B接處使用磁珠連接,磁珠可以通直流隔交流。所以這樣可以防止一些高頻噪聲進(jìn)入模擬區(qū)域。因?yàn)閿?shù)字器件有噪聲容限,而模擬器件則對(duì)噪聲非常敏感。下面結(jié)合一個(gè)實(shí)例的設(shè)計(jì)做一個(gè)敘述。

信號(hào)源的PCB板共6層。分為4個(gè)信號(hào)層和兩個(gè)敷銅層(第二層和第五層)。工作電源有數(shù)字和模擬電源且都是5V。所以在表層設(shè)計(jì)出一個(gè)模擬的電源區(qū)域,同時(shí)在第二層(地敷銅)分割出一個(gè)模擬地區(qū)域,且都采用了單點(diǎn)連接。在連接處使用了磁珠和電容串連形成了一個(gè)濾波器,如圖4所示。圖中的器件是一個(gè)PLL的時(shí)鐘產(chǎn)生器,是一個(gè)數(shù)模器件。為了給器件的地管腳和接地管腳提供接地的最小阻抗,在器件的下面直接做了一個(gè)DGND的敷銅,因?yàn)檫@個(gè)敷銅可以看作是電感較小的地連線。同時(shí)在DGND和DVDD之間放置了多個(gè)旁路電容。在數(shù)字和模擬電源(地)之間使用磁珠FB1、FB2和兩個(gè)電容形成串連LC濾波器。這樣就可以為該數(shù)模器件提供一個(gè)較為穩(wěn)定可靠的電源。3.3、20H規(guī)則在電源層的設(shè)計(jì)中經(jīng)常使用“20H”規(guī)則。含義就是地敷銅層相對(duì)于電源敷銅外延20H。其中H是電源和地敷銅之間的介質(zhì)厚度。但是在實(shí)際的高速電路中,需要根據(jù)不同的情況來(lái)決定是否應(yīng)該使用20H規(guī)則。

在PCB板層中只有兩個(gè)敷銅層(Power 和Ground)結(jié)構(gòu)時(shí), 20H規(guī)則可以顯著的減小對(duì)外輻射。但是對(duì)多個(gè)敷銅層疊結(jié)構(gòu)時(shí),20H規(guī)則的作用不是明顯了;但是通過(guò)使用過(guò)孔可以顯著的降低對(duì)外輻射。下面的圖5和圖6是針對(duì)兩個(gè)敷銅和多個(gè)敷銅的層疊結(jié)構(gòu)做的仿真。

通過(guò)上面的兩個(gè)仿真圖可以知道,20H規(guī)則適用于兩個(gè)敷銅的Power-Ground結(jié)構(gòu);而過(guò)孔則對(duì)多個(gè)敷銅結(jié)構(gòu)中的輻射起到了很好的抑制作用。當(dāng)然過(guò)孔的使用也是需要詳細(xì)的研究,過(guò)多的過(guò)孔會(huì)增加敷銅層的阻抗,破壞敷銅層的連續(xù)性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉