當前位置:首頁 > 嵌入式 > 嵌入式硬件

MIL-STD-1553總線是美國20世紀80年代制定的第一個軍用數據總線標準,它是一種串行的數據總線。該總線標準自制定后廣泛應用于軍用飛機、車輛、船舶中,并鑒于其高可靠性和靈活性,逐漸應用在許多其他機動平臺上。

1553B是一種時分制指令/響應式多路傳輸數據總線,總線上的所有消息傳輸都由總線控制器發(fā)起,遠程終端對發(fā)出的指令應給予回答(響應)并執(zhí)行相關操作。這種方式非常適合集中控制的分布式處理系統(tǒng)。1553B總線通信系統(tǒng)是由總線控制器、遠程終端、總線監(jiān)控器三部分組成。一個通信總線上最多可以掛32個遠程終端,傳輸介質采用屏蔽雙絞線,對噪聲等干擾有很好的抑制能力。1553B總線的數據傳輸率為1Mb/s,在一次消息傳輸中最多可以傳送32個字,所有單次傳輸的時間較短,具有很好的實時性。

在MIL-STD-1553總線通信系統(tǒng)中,總線接口板是系統(tǒng)的關鍵部分,其中核心部分的接口電路是總線應用中的主要制約因素。在1553B總線得到廣泛應用的今天,國內應用1553B總線協(xié)議的通信模塊的解決方案多采取基于進口1553B總線協(xié)議芯片來開展相關設計,如UT公司的UTl553B協(xié)議芯片、DDC公司的高級協(xié)議處理芯片BU-61580等,雖然這些芯片能夠完成協(xié)議功能,但價格昂貴、靈活性差,這些弱點在一定程度上限制了設計能力,因此提出一種新的基于嵌入式方法實現(xiàn)的1553B數據總線接口邏輯。

1 系統(tǒng)總體設計方案

本文采用Xilinx公司的FPGA芯片作為協(xié)議處理核心器件,選用TI公司的TMS320C5510作為主處理器負責接收FPGA處理過的數據和調度FPGA的具體操作??傮w方案的系統(tǒng)結構如圖1所示。

1.1 模擬收發(fā)部分電路設計

由于1553B總線上傳輸的是雙極性的差分信號,主處理器不能直接接收來自總線上的數據,所以需要信號調制解調及電平轉換電路。

電平轉換部分一方面將總線上傳輸的電平信號轉換成標準的CMOS電平供處理器使用,另一方面將處理器發(fā)出的CMOS信號變成總線標準進行傳輸。模擬收發(fā)器部分簡單地說就是將單極性曼徹斯特編碼和雙極性曼徹斯特編碼相互轉換。本文采用HOLT公司的HI -1567PSI,它是一款專門為MIL-STD-1553開發(fā)的模擬收發(fā)器,供電電壓為3.3V,通過隔離變壓器連接到總線上。HI-1567PSI是雙通道收發(fā)器結構,因此要有兩個隔離變壓器與其相連接。

1.2 總線接口的數字通信部分

數字通信部分是1553B總線接口模塊的核心,完成協(xié)議數據的收發(fā)處理,由可編程邏輯器件Virtex系列芯片和DSP芯片組成。FPGA芯片在模塊中起到1553B通道的作用,接收總線上送來的數據并根據協(xié)議進行處理之后送給處理器。FPGA模塊中開辟了足夠空間的FIFO存儲處理后的數據,當達到一定數量后,主處理器采用中斷的方式讀取FIFO中的數據。在本文的設計中,為了便于觀察實驗結果,將DSP接收到的數據送到串口上進行顯示。同樣地,DSP將要發(fā)送的數據送到FPGA開辟的另一個FIFO中,當每個數據編碼結束后通過狀態(tài)機程序產生FIFO信號的時鐘讀取下一個數據進行編碼,所以這里的FIFO采用的是異步的工作方式。

2 核心模塊功能分析

總線接口模塊最主要的部分是FPGA實現(xiàn)的功能,其總體功能如圖2所示。

FPGA中最重要的部分是發(fā)送器和接收器,現(xiàn)將這兩部分的工作過程做簡要分析。

2.1 數字發(fā)送器

(1)DSP將要發(fā)送的數據依次送到發(fā)送FIFO中進行存儲,硬件將根據狀態(tài)機運行情況產生FIFO讀時鐘讀取數據并送到同步頭產生器。

(2)根據要發(fā)送的是狀態(tài)/命令字或數據字在同步頭產生器中加上相應的同步頭,若是狀態(tài)/命令字則在有效數據前加上3個二進制位,先正后負,正負電平各占1.5bit ,數據字則相反。

(3)奇偶校驗器通過將有效數據位的各位進行異或即可實現(xiàn)。

(4 )硬件將經過奇偶校驗器的數據送到曼徹斯特編碼器進行編碼,編碼器的實現(xiàn)相對較簡單。編碼時鐘采用2MHz,有效數據位和奇偶校驗位都采用曼徹斯特碼的形式發(fā)送,加上同步頭共40bit二進制位,使用2MHz的時鐘發(fā)送到1553B數據總線上。

在數字發(fā)送部分控制狀態(tài)機是保證時序的關鍵所在,狀態(tài)機不僅控制發(fā)送FIFO的時鐘,同時也有效地輸出編碼的觸發(fā)信號。狀態(tài)機的狀態(tài)轉移如圖3所示。

2.2 數字接收器

(1)FPGA將經過模擬電路后的單極性曼徹斯特碼送到同步頭檢測器,提取同步頭后進行奇偶校驗,然后再送到解碼器。

(2)解碼器采用8MHz的時鐘進行采樣,由于曼徹斯特編碼在時鐘的中間時刻有電平的跳變,所以在采樣到跳變沿的下一個時鐘將采樣到的數據取反就得到二進制碼。同時,當計數器計數到132時對一個有效數據字解碼結束產生使能信號停止采樣,將17bit二進制數放到移位寄存器中實現(xiàn)串并轉換。

(3)解碼器在解碼完一個數據后會產生接收FIFO的時鐘信號,將數據送到接收FIFO中,當FIFO中達到可編程滿設定的數據后便產生中斷信號,通知DSP將數據讀走。

3 功能仿真及試驗結果分析

在研究分析了1553B總線接口模塊的功能及系統(tǒng)設計后,在實驗室經過PCB設計投產了兩塊板卡,搭建了實驗平臺并進行功能驗證。由于實驗室條件有限,功能驗證的設計流程是將發(fā)送模塊DSP發(fā)送的數據經過FPGA處理,得到曼徹斯特編碼,并經過模擬收發(fā)器、耦合變壓器后連接到接收模塊的輸入端,信號經過模擬電路部分送到FPGA解碼后送給DSP處理。

在總線接口模塊中,曼徹斯特編解碼是實現(xiàn)功能的核心部分,所以編碼數據和解碼數據是進行功能驗證時觀察的重點。為了觀察曼徹斯特編解碼是否正確,這里采用Xilinx的Chip Scope邏輯分析儀觀察數據,serial_data是發(fā)送模塊經過編碼部分處理后的串行數據,rx_dword是接收模塊中經過解碼部分得到的16bit數據,對比這兩個數據的波形是否滿足曼徹斯特編碼標準即可驗證設計的準確性,用Chip Scope捕捉到的波形如圖4所示。

從上面的波形圖中可以看到,busy信號在編碼的過程中一直為高電平,在編碼結束后的一個編碼時鐘周期內為低電平。rx_dval信號在解碼結束的一個解碼時鐘周期內為高電平,說明此時解碼結束,接收到的數據rx_dword為5678,對比發(fā)送的數據和編碼數據serial_data,說明編解碼均正確。

同時,為了觀察DSP發(fā)送的數據與接收模塊DSP接收的數據是否正確,提高測試數據的直觀性,在這里加上串口調試助手,通過RS232總線傳輸接收數據,于PC機平臺上運行串口調試助手觀察接收數據。

在分析了1553B總線接口模塊的功能后介紹了總線接口部分的FPGA系統(tǒng)設計,在搭建的平臺上進行了功能驗證,實驗過程中獲得的數據表明了論文中設計的接口模塊的功能達到了預期目標要求。

作者:李娟 周井泉 南京郵電大學電子科學與工程學院 來源:《微型機與應用》2011年12期

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉