當前位置:首頁 > 嵌入式 > 嵌入式硬件

來源:21IC中國電子網 作者:吉林大學通信工程學 張坤

摘 要: DSP(數字信號處理器)具有強大的數字信號處理能力,在其應用系統(tǒng)中,大多由ADC和DAC通道來完成對模擬信號的數字化處理。本文介紹了一種集成ADC和DAC于一體的TLC320AD50C模擬接口電路與TMS320VC5402定點DSP接口電路的硬件設計方法,并結合一個具體的軟件實例說明主從模式下軟件的實現方法。

關鍵詞:TLC320D50C;DSP;主從模式

引 言

在許多應用系統(tǒng)中,為了應用DSP卓越的數字信號處理能力,我們必須先將模擬信號進行數字化(A/D轉換),再對采樣數據進行相應的算法處理,最后經過數字信號模擬化(D/A轉換)后輸出。在這些DSP應用系統(tǒng)中的關鍵問題是怎樣十分容易和高效地實現這些轉換,因此必然涉及到接口電路的設計。本文介紹一種單片內集成了ADC通道和DAC通道的模擬接口電路TLC320AD50C(以下簡稱AD50)與TMS320VC5402緩沖串口的接口的設計實現方法,然后,基于這種接口電路的硬件設計,通過軟件編程實現語音信號的采集與回放。

1 芯片簡介

TMS320VC5402是TI公司生產的從屬于TMS320C54x系列的一個工作靈活、高速、具有較高性價比、低功耗的16位定點通用DSP芯片。其主要特點包括:采用改進的哈佛結構,1條程序總線(PB),3條數據總線(CB、DB、EB)和4條地址總線(PAB,CAB,DAB,EAB),帶有專用硬件邏輯CPU,片內存儲器,片內外圍專用的指令集,專用的匯編語言工具等。TMS320VC5402含4K字節(jié)的片內ROM和16K字節(jié)的雙存取RAM,1個HPI(Host Port Interface)接口,2個多通道緩沖單口MCBSP(Multi-Channel Buffered Serial Port),單周期指令執(zhí)行時間10ns,雙電源(1.8V和3.3V)供電,帶有符合IEEE1149.1標準的JTAG邊界掃描仿真邏輯。

AD50是TI公司生產的一個16位、音頻范圍(采樣頻率為2K~22.05KHZ)、內含抗混疊濾波器和重構濾波器的模擬接口芯片,它有一個能與許多DSP芯片相連的同步串行通信接口。AD50C片內還包括一個定時器(調整采樣率和幀同步延時)和控制器(調整編程放大增益,鎖相環(huán)PLL,主從模式)。AD50有28腳的塑料SOP封裝(帶DW后綴)和48腳的塑料扁平封裝(帶PT后綴),體積較小,適應于便攜設備。AD50的工作溫度范圍是0~70℃,單一5V電源供電或5V和3.3V聯合供電,工作時的最大功耗為120 mW。

2 硬件設計

2.1 AD50的內部結構簡圖

圖1最上面第一通道為模擬信號輸入監(jiān)控通道,第二通道為模擬信號轉化為數字信號(A/D)通道,第三通道為數字信號轉化為模擬信號(D/A)通道,最下面一路是AD50的工作頻率和采樣頻率控制通道。本文所述的輸入時鐘(MCLK)為8.192MHz,A/D與D/A的采樣頻率為MCLK/(128*N)Hz(N為AD50C的第4個寄存器4~6位所設)。



2.2 AD50與DSP的引腳連接方式



AD50與TMS320VC5402是以SPI方式連接的。AD50工作在主機模式(M/S=1),提供SCLK(數據移位時鐘)和FS(幀同步脈沖)。TMS320VC5402工作于SPI方式的從機模式,BCLKX1和BFSX1為輸入引腳,在接數據和發(fā)數據時都是利用外界時鐘和移位脈沖。

3 軟件設計

3.1 軟件編制過程

一旦完成了正確的硬件連接,接下來就可以進行軟件編程調試了。要完成的工作包括:

(1)TMS320VC5402串口的初始化。首先將DSP串口1復位,再對串口1的16個寄存器進行編程,使DSP串口工作在以下狀態(tài):以SPI模式運行,每幀一段,每段一個字,每字16位,采樣率發(fā)生器由DSP內部產生,幀同步脈沖低電平有效,并且?guī)叫盘柡鸵莆粫r鐘信號由外部產生。DSP給AD50C編程用查詢方式,接收A/D轉換的D信號和發(fā)送D/A轉換的D信號用DMA方式。

(2)AD50初始化。該初始化操作過程包括通過TMS320VC5402的同步串口發(fā)送兩串16位數字信息到AD50。第一串為0000 0000 0000 0001B,最低有效位(bits0)說明下一個要傳輸的數據字屬于二次通信(關于一次通信和二次通信的內容請參閱參考文獻[3])。第二個數據值用來對AD50的4個數據寄存器的某一個進行配置。Bits15~11位為0,Bits10~8位為所選寄存器地址值,Bits7~0位為所選中寄存器的編程值。4個用戶可編程寄存器的描述如下:R1中包含模擬輸入通道選擇,硬件 / 軟件編程方式選擇;R2進行單機 / 從機工作和電話模式(電話模式內容請參閱參考文獻[3])選擇;R3控制帶從機個數選擇;R4用來設置模擬信號可編程放大增益和A/D、D/A轉換頻率。其它兩個寄存

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉