MIPS科技實現(xiàn)多核技術(shù)重大里程碑
為數(shù)字消費、家庭網(wǎng)絡(luò)、無線通訊和商業(yè)應(yīng)用提供業(yè)界標準架構(gòu)、處理器和模擬 IP 的廠商 MIPS 科技公司(MIPS Technologies, Inc)宣布,該公司是第一家通過 EEMBC® MultiBench™ 基準測試軟件認證其多核系統(tǒng)的公司。MIPS科技認證其業(yè)界首款的多線程、多處理器 IP核─MIPS32® 1004K™ 同步處理系統(tǒng)(Coherent Processing System,CPS),以確保向客戶提供針對各種嵌入式應(yīng)用的高性能內(nèi)核。
MultiBench是一套嵌入式測試基準,可讓處理器和系統(tǒng)設(shè)計人員分析、測試、進而改善多核架構(gòu)與平臺。這是一項直接的分析工具,可針對各種應(yīng)用測量真實的工作負荷,使得公司能夠比較嵌入式平臺性能,并作為軟件開發(fā)的輔助。EEMBC 也同步于今天發(fā)布了最新的 EEMBC MultiBench 1.0e版本,隨著最新版本的發(fā)行,此軟件已成為認證用的業(yè)界標準基準測試工具。
EEMBC總裁Markus Levy表示:“隨著多核技術(shù)的應(yīng)用漸廣,業(yè)界需要真實、有意義的性能測量方式,以展現(xiàn)該 技術(shù)的可擴充性,有助于找出系統(tǒng)瓶頸。MIPS 科技率先采取行動,在最新發(fā)布的MultiBench 軟件上進行其多核產(chǎn)品認證,以確??蛻臬@得名副其實的內(nèi)核性能與完整性。”
MIPS科技公司市場總監(jiān)Mark Throndson表示:“我們本來就已經(jīng)在公司內(nèi)部采用MultiBench軟件,現(xiàn)在非常高興,EEMBC 決定推動此測試基準成為業(yè)界標準。我們的測試數(shù)據(jù)充分表明,結(jié)合多線程和多處理器所達成的性能增益,提供從單核到多核的可擴展性。在即將舉行的多核大會(Multicore Expo)中,我將會報告利用 EEMBC MultiBench 基準測試所得到的各種性能測試數(shù)據(jù)。”
Multicore Expo 將于 2009 年 3 月 16 至 19 日,在加州圣塔克拉拉市的圣塔克拉拉會議中心舉行。Throndson 先生將會以“在 Linux 環(huán)境中以單一架構(gòu)滿足不同性能需求” 為題進行演講,時間是當?shù)貢r間 3 月 17 日下午 3:40。欲了解更多信息,請瀏覽網(wǎng)站:www.multicore-expo.com。
MIPS科技的 1004K CPS 可提供多處理器系統(tǒng)中最佳的性能效率和可配置性,最多可將四個單一或多線程處理器以先進同步系統(tǒng)整合在一起。由于對許多應(yīng)用來說,可采用比其它多處理器方案更少的處理器,因此1004K CPS可有效降低 SoC 開發(fā)成本。每顆 CPU 中的多線程可較單線程、多處理器產(chǎn)品,提供顯著的性能增益。1004K CPS 共有兩種版本可供選用:采用基整數(shù)核的1004Kc™,以及每核中具備浮點單元的 1004Kf™。