當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]對廣泛的DSP應(yīng)用而言,同時(shí)使用FPGA和固定功能數(shù)字信號處理器的方法是可行的。在很多此類應(yīng)用中,利用專門為協(xié)處理應(yīng)用而開發(fā)的硬件設(shè)計(jì)套件來開發(fā)設(shè)計(jì)原型也是可行的。Avnet設(shè)計(jì)服務(wù)部提供各種設(shè)計(jì)套件,可組合使用以創(chuàng)建恰好適合您的設(shè)計(jì)的硬件平臺。使用基于硬件的開發(fā)平臺開始您的設(shè)計(jì)。

多普勒測量系統(tǒng)

多普勒測量系統(tǒng)利用多普勒效應(yīng)測量運(yùn)動(dòng)目標(biāo)(固體、液體或氣體)的速度。最著名的應(yīng)用大概要算雷達(dá)槍了,交通巡警利用它檢測超速汽車。

在測量除汽車速度之外的其他物體的運(yùn)動(dòng)(例如心臟中血液的流動(dòng))時(shí),需要進(jìn)行多種測量,來確定更為復(fù)雜的流動(dòng)的細(xì)節(jié)。方法之一是利用電子束聚集技術(shù)。

在這種技術(shù)中,將使用大量探測器(許多小雷達(dá)槍)測量從發(fā)射源返回的頻率。這些探測器沿拋物線分布(如圖1 所示),因此從焦點(diǎn)返回的信號將會同時(shí)到達(dá)每個(gè)探測器。將這些信號組合起來,并對顯著速度的微小波動(dòng)進(jìn)行少量處理,就可以確定位于焦點(diǎn)處的物體的速度。如果可以移動(dòng)探測器來對整個(gè)關(guān)注區(qū)域進(jìn)行掃描,那么這種方法效果會相當(dāng)好,但是如果沒有這樣的條件,則可以采用另外一種技術(shù),它可以獲得同樣的結(jié)果。通過插入一定的可編程的延遲,改變各個(gè)探測器的輸入組合的時(shí)間,可以將焦點(diǎn)改變到關(guān)注區(qū)域中的幾乎任何位置。例如,加入一定的固定額外延遲可以使焦點(diǎn)遠(yuǎn)移,而改變延遲來縮短

系統(tǒng)實(shí)現(xiàn)示例

圖 3 顯示了一種系統(tǒng)實(shí)現(xiàn)示例的框圖。位于圖中部的FPGA負(fù)責(zé)產(chǎn)生發(fā)射器使用的輸出信號。該實(shí)現(xiàn)采用Xilinx直接數(shù)字頻率綜合器IP核,可方便地產(chǎn)生各種波形??梢愿鶕?jù)測量目標(biāo)的不同輕松改變

探測器測量返回信號的模擬值,產(chǎn)生饋送到FPGA的數(shù)字值。FPGA對輸入信號執(zhí)行部分初步濾波運(yùn)算,來調(diào)整探測器的位置。然后FPGA向每個(gè)探測器數(shù)據(jù)流中插入一定可編程延遲,以實(shí)現(xiàn)電子束聚集功能。數(shù)據(jù)流被組合起來,一個(gè)數(shù)字濾波器負(fù)責(zé)確定信號的頻率分量。這樣就得到了確定焦點(diǎn)速度所必需的多普勒讀數(shù)。

在FPGA的內(nèi)部有一個(gè)MicroBlaze軟核,控制著測量過程,從而實(shí)現(xiàn)高層次的功能,如掃描、初始化、測試,以及診斷等。

DSP讀取和存儲FPGA執(zhí)行操作的結(jié)果。一旦完成一系列掃描,處理器就可以構(gòu)建出一幅針對掃描區(qū)域的數(shù)字圖像??梢詾椴煌乃俣确峙洳煌念伾?按照線性、對數(shù)或任何其他比例),并將數(shù)字圖像轉(zhuǎn)換成視頻圖像,在圖形終端上實(shí)時(shí)顯示或記錄下來留待以后回放。利用眾多可以得到的軟件或工具包中的一個(gè),還可以在處理器中輕松實(shí)現(xiàn)到JPEG或其他視頻格式的轉(zhuǎn)換, 還可以采用其他系統(tǒng)分割進(jìn)行實(shí)驗(yàn)。如果實(shí)時(shí)視頻處理和存儲占用了處理器過多帶寬,可以將算法的一部分(比如掃描數(shù)據(jù)的預(yù)處理)放在FPGA中來執(zhí)行。

測量過程的另一個(gè)重要部分是確定目標(biāo)的質(zhì)量。可以通過測量從焦點(diǎn)返回探測器的能量大小來實(shí)現(xiàn)這一功能。返回的能量越多,則目標(biāo)越大(一般而言)。當(dāng)測量的目標(biāo)具有固定連貫性時(shí)(如在管道中流動(dòng)的油或其他液體),這種測量效果特別好,但當(dāng)系統(tǒng)中存在各種不同質(zhì)量或反射時(shí),測量就很困難了。

顯然,對被測系統(tǒng)多些了解可以為測量過程提供一些線索。通過存儲與返回信號的幅度相對應(yīng)的數(shù)字值,可以為FPGA協(xié)處理器增加能量測量功能。該值也是經(jīng)過了FPGA的延遲。
作為選擇,JPEG處理可以作為一項(xiàng)獨(dú)立的功能通過FPGA來執(zhí)行,從而使處理器留出更多時(shí)間進(jìn)行數(shù)據(jù)預(yù)處理器。有許多選項(xiàng)可供選擇,但提供一種能夠快速實(shí)現(xiàn)不同分割的易用平臺才是至為重要的。

類似的以協(xié)處理為本的應(yīng)用可以從硬件開發(fā)平臺的使用中獲得好處。利用硬件平臺可以讓您輕松實(shí)驗(yàn)各種系統(tǒng)和算法分割--將一些功能在FPGA 中實(shí)現(xiàn),而另一些功能放在DSP中。DSP應(yīng)用程序一般很難用軟件進(jìn)行仿真,因此快速創(chuàng)建硬件/固件/軟件平臺的能力可以極大地縮短開發(fā)時(shí)間。使用賽靈思工具套件中的協(xié)仿真工具,通過The MathWorks Simulink和目標(biāo)硬件進(jìn)行開發(fā),是一種可以大大縮短設(shè)計(jì)時(shí)間的技巧。

Avnet DSP協(xié)處理器設(shè)計(jì)套件

Avnet DSP協(xié)處理設(shè)計(jì)套件是針對以DSP為導(dǎo)向、同時(shí)需要使用FPGA和DSP的廣泛應(yīng)用開發(fā)而設(shè)計(jì)的。套件配有兩塊主電路板。Virtex-4評估板(如圖4所示)配有 Xilinx Virtex-4 SX-FF668 FPGA、平臺閃速配置PROM、擴(kuò)展連接器、Cypress CY7C68013 USB2.0 控制器、國家半導(dǎo)體的DP83847 10/100 以太網(wǎng)端口、128x64 OSRAM 圖形顯示器、8MB閃存、32MB DDR SDRAM 以及各種用戶開關(guān)和LED。第二塊電路板是 TI DSP 適配器模塊(如圖5所示),用于在Virtex-4 電路板和各種 TI DSP評估板之間起接口作用??梢詮?Avnet公司購買TI電路板,完成開發(fā)平臺的構(gòu)建。

套件還包括一些設(shè)計(jì)示例和用戶文檔,以便新的DSP設(shè)計(jì)?r更容易上手。賽靈思網(wǎng)站上提供了多個(gè)賽靈思應(yīng)用說明和參考設(shè)計(jì),有些使用了可從 DSP System Generator 工具獲得的賽靈思IP核,以幫助用戶上手。

圖3:示例系統(tǒng)框圖。

本文小結(jié)

對廣泛的DSP應(yīng)用而言,同時(shí)使用FPGA和固定功能數(shù)字信號處理器的方法是可行的。在很多此類應(yīng)用中,利用專門為協(xié)處理應(yīng)用而開發(fā)的硬件設(shè)計(jì)套件來開發(fā)設(shè)計(jì)原型也是可行的。Avnet設(shè)計(jì)服務(wù)部提供各種設(shè)計(jì)套件,可組合使用以創(chuàng)建恰好適合您的設(shè)計(jì)的硬件平臺。使用基于硬件的開發(fā)平臺開始您的設(shè)計(jì)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉