要點(diǎn)
(現(xiàn)場可編程門陣列)架構(gòu)可以讓你根據(jù)需求的變化,重新配置自己的,將工程與制造的影響減少到最低程度。
設(shè)計在單個封裝內(nèi)組合了多個元器件,減少了元器件數(shù)量、電路板面積,以及制造復(fù)雜性。
器件供應(yīng)商、第三方供應(yīng)商和開源社區(qū)都提供立即可用的IP(知識產(chǎn)權(quán))核心,簡化了的設(shè)置。
設(shè)計者將基于FPGA的信號處理算法劃分為并行計算結(jié)構(gòu),提升性能。
用于描述FPGA結(jié)構(gòu)的工具包括低端的HDL(硬件描述語言)到高端的圖形設(shè)計環(huán)境。
由于經(jīng)濟(jì)下滑損及開發(fā)預(yù)算減少,設(shè)計者正在轉(zhuǎn)向FPGA(現(xiàn)場可編程門陣列)技術(shù),以縮減開發(fā)周期、對抗設(shè)備老化以及簡化產(chǎn)品升級。通過采用數(shù)量龐大且不斷增加的FPGA開發(fā)工具、可重用邏輯單元以及市售商用模塊,設(shè)計者可以構(gòu)思出高性能,并且能夠根據(jù)需求變化作重新配置,從而盡量減少對工程和制造的影響。過去,電路板設(shè)計者使用這些器件作系統(tǒng)元件之間的互連,但最新的高密度產(chǎn)品也可以替代一個典型嵌入項目中的處理器、內(nèi)存、定制邏輯及很多外設(shè)。盡管它有能力改變嵌入架構(gòu),設(shè)計者仍應(yīng)分析性能、功率和成本局限,以確定FPGA技術(shù)最適用的地方。
自20世紀(jì)70年代可編程邏輯陣列出現(xiàn)以來,隨著領(lǐng)先者和融入到更多的專業(yè)供應(yīng)商(如、和)中,F(xiàn)PGA技術(shù)已發(fā)展成為一個興旺的市場。盡管每家供應(yīng)商FPGA的精確結(jié)構(gòu)不同,但基本FPGA架構(gòu)都包含了有電可編程互連的邏輯塊陣列,用戶或設(shè)計者可以在制造以后作配置。早期的器件有數(shù)千個等效門,但今天這一數(shù)量已增長到數(shù)百萬。這種互連靈活性使設(shè)計者能夠建立準(zhǔn)確匹配于特定嵌入應(yīng)用需求的硬件功能。除了邏輯塊以外,最新器件還在硅片中嵌入專用處理器,使設(shè)計者能夠作出軟硬件權(quán)衡,滿足性能的需求。
在相符合的嵌入應(yīng)用中,F(xiàn)PGA技術(shù)為開發(fā)人員提供了多種針對分立實現(xiàn)或定制邏輯實現(xiàn)的優(yōu)勢。很多有經(jīng)驗的設(shè)計者在說到自己采用FPGA的主要原因時,都會提到較短的開發(fā)日程、更低的非重復(fù)成本以及量產(chǎn)后合并改動的能力。在高性能應(yīng)用中,設(shè)計者可以建立多個并行的計算結(jié)構(gòu),其性能超過專用處理器。FPGA有一個經(jīng)常被提及的缺點(diǎn),那就是與通用處理器或定制相比需要更多的功耗。同樣,由于存在多個導(dǎo)通晶體管和連接路徑的電阻,采用FPGA的產(chǎn)品也慢于相比的普通設(shè)計。雖然沒有考慮方案的開發(fā)時間,但FPGA技術(shù)的重復(fù)成本高于普通電路或定制電路。
FPGA采用多種技術(shù)作互連和邏輯塊的編程。例如,反熔絲硅結(jié)構(gòu)(antifuse-silicon)在其兩端施加一個高電壓時,會建立一個低電阻的鏈接。其優(yōu)點(diǎn)包括低串聯(lián)電阻和低寄生電容,但主要缺點(diǎn)是采用反熔絲的FPGA是一次寫入器件,因此無法重新配置。最常見的編程技術(shù)是靜態(tài)RAM單元,通過使能和禁止導(dǎo)通晶體管而對FPGA結(jié)構(gòu)編程。雖然要多個晶體管才能實現(xiàn)一個存儲單元,但有快速的可重編程能力,并且可以用常規(guī)的硅技術(shù)來實現(xiàn)?;诘腇PGA還需要一個外部引導(dǎo)器件,在上電時設(shè)定存儲器。另外也可以用、E和閃存技術(shù)作FPGA編程,優(yōu)點(diǎn)也是可重復(fù)編程能力,而無需外接引導(dǎo)器件。
制造商也創(chuàng)造出多種對FPGA電路作描述和編程的方法。最常見的方法是采用一種HDL(硬件描述語言),如Verilog或(超高速集成電路HDL),描述一個設(shè)計的功能和結(jié)構(gòu)。一旦定義了架構(gòu),就可以用另外的工具在一款規(guī)定的FPGA上實現(xiàn)這個結(jié)構(gòu)。這個過程包括了電源與結(jié)構(gòu)優(yōu)化,然后是硬件分區(qū)、布局以及互連的布線。最后階段是將設(shè)計裝入目標(biāo)FPGA,在真實的硬件環(huán)境中作測試。
圖1,的嵌入開發(fā)套件包括了工具和原型板,用戶可以用它們作Virtex-5設(shè)計的編輯、仿真、編譯和測試。
圖2, 公司的嵌入軟件評估工具套件使用戶能夠從一個圖形化的框圖,創(chuàng)建、編譯和運(yùn)行FPGA應(yīng)用。
隨著FPGA功能伴隨復(fù)雜性和密度而增長,設(shè)計者發(fā)明了各種方式來交換HDL代碼的模塊化塊,這樣人就可以整合到自己產(chǎn)品中。這些功能塊一般叫做IP(知識產(chǎn)權(quán))核心,它使制造商能夠重新使用以前設(shè)計中的電路部件,或只要簡單地從外部購買功能。IP核心的實例包括、以太網(wǎng)接口、編解碼器和微控制器等。制造商直接在一個FPGA硅片上物理地實現(xiàn)硬IP核心,并以HDL代碼形式提供軟核心,它可以跨多種器件作移植。IP核心可從FPGA供應(yīng)商和第三方供應(yīng)商處直接獲得,或從 Cores等來源的免費(fèi)開源HDL代碼獲得。商用IP通常要付費(fèi),并包括有文檔、驗證工具和支持。