當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]Thumb指令集的多寄存器Load/Store指令是ARM指令集的多寄存器Load/Store指令的簡化形式。同ARM指令一樣,Thumb多寄存器數(shù)據(jù)傳送指令可以用于過程調用與返回以及存儲器塊拷貝。但為了編碼的緊湊性,這兩種用法由分開的指令實現(xiàn),并且這些指令也只使用單一的尋址方式。在其他方面,這些指令的性質與等價的ARM指令相同。

11.6多寄存器數(shù)據(jù)傳送指令

Thumb指令集的多寄存器Load/Store指令是ARM指令集的多寄存器Load/Store指令的簡化形式。同ARM指令一樣,Thumb多寄存器數(shù)據(jù)傳送指令可以用于過程調用與返回以及存儲器塊拷貝。但為了編碼的緊湊性,這兩種用法由分開的指令實現(xiàn),并且這些指令也只使用單一的尋址方式。在其他方面,這些指令的性質與等價的ARM指令相同。

Thumb多寄存器數(shù)據(jù)傳送指令的基本語法格式分為以下兩種,一種用于實現(xiàn)塊拷貝,另一種用于實現(xiàn)堆棧操作。

①<opcode1><Rn>!,<registers>

<opcode1>:=LDMIA|STMIA

②PUSH{<registers>}

POP{<registers>}

下面詳細介紹多寄存器數(shù)據(jù)傳送指令的語法格式及用法。

11.6.1多寄存器數(shù)據(jù)加載指令LDMIA

(1)編碼格式

多寄存器加載指令LDMIA的編碼格式如圖11.59所示。

多寄存器數(shù)據(jù)裝載指令LDMIA(LoadMultipleIncrementAfter)裝載連續(xù)的內存單元到多個通用寄存器。

圖11.59LDMIA指令的編碼格式

(2)指令的語法格式

LDMIA<Rn>!,<registers>

①<Rn>

基址寄存器。指定被裝載的內存單元基地址。

②!

采用回寫(writeback)的尋址方式。Thumb指令集中多寄存器數(shù)據(jù)傳送指令采用固定的后增量IA(IncrementAfter)尋址方式,并且采用寄存器回寫方式。

③<registers>

被加載的寄存器列表。不同的寄存器之間用“,”隔開。完整的寄存器列表包含在“{}”中。編號低的寄存器對應于內存中低地址單元,編號高的寄存器對應于內存中高地址單元。寄存器r0~r7分別對應于指令編碼中bit[0]~bit[7]位。如果Ri存在于寄存器列表中,則相應的bit[i]指1,否則為0。

注意

如果基址寄存器Rn出現(xiàn)在寄存器列表<registers>中,則Rn的值為對于的內存單元數(shù)據(jù),而非地址回寫值。

(3)指令操作的偽代碼

Start_address=Rn

End_address=Rn+(Number_of_Set_Bits_In(register_list)*4)–4

Address=start_address

Fori=0to7

Ifregister_list[i]==1

Ri=Memory[address,4]

Address=address+4

Assertend_address==address–4

Rn=Rn+(Number_of_Set_Bits_In(register_list)*4)

(4)對應的ARM指令

①如果基址寄存器在寄存器列表<registers>中,對應的ARM指令為:

LDMIA<Rn>!,<registers>。

②如果基址寄存器不存在于寄存器列表<registers>中,對應的ARM指令為:

LDMIA<Rn>,<registers>

11.6.2多寄存器數(shù)據(jù)存儲指令STMIA

(1)編碼格式

多寄存器數(shù)據(jù)存儲指令STMIA的編碼格式如圖11.60所示。

圖11.60STMIA指令的編碼格式

多寄存器數(shù)據(jù)存儲指令STMIA(StoreMultipleIncrementAfter)存儲多個通用寄存器的內容到連續(xù)的內存單元。

(2)指令的語法格式

STMIA<Rn>!,<registers>

①<Rn>

基址寄存器。指定用于存儲的內存單元基地址。

②!

采用回寫(writeback)的尋址方式。Thumb指令集中多寄存器數(shù)據(jù)傳送指令采用固定的后增量IA(IncrementAfter)尋址方式,并且采用寄存器回寫方式。

③<registers>

被存儲的寄存器列表。不同的寄存器之間用“,”隔開。完整的寄存器列表包含在“{}”中。編號低的寄存器對應于內存中低地址單元,編號高的寄存器對應于內存中高地址單元。寄存器r0~r7分別對應于指令編碼中bit[0]~bit[7]位。如果Ri存在于寄存器列表中,則相應的bit[i]置1,否則為0。如果寄存器列表為空,即指令的編碼格式中bit[7:0]=0,則指令的執(zhí)行結果不可預知。

注意

當基址寄存器Rn出現(xiàn)在寄存器列表<registers>中時,只能是列表中序號最低的寄存器,否則指令的執(zhí)行結果不可預知。

(3)指令操作的偽代碼

Start_address=Rn

End_address=Rn+(Number_of_Set_Bits_In(register_list)*4)–4

Address=start_address

Fori=0to7

Ifregister_list[i]==1

Memory[address,4]=Ri

Address=address+4

Assertend_address==address–4

Rn=Rn+(Number_of_Set_Bits_In(register_list)*4)

(4)對應的ARM指令

STMIA<Rn>!,<registers>

11.6.3多寄存器壓棧指令PUSH

(1)編碼格式

多寄存器壓棧指令PUSH的編碼格式如圖11.61所示。

圖11.61PUSH指令的編碼格式

多寄存器數(shù)據(jù)壓棧指令PUSH(PushMultipleRegisters)將r0~r7和LR中的一個或多個寄存器內容加載到數(shù)據(jù)堆棧中。

(2)指令的語法格式

PUSH<registers>

<registers>

被存儲的寄存器列表。不同的寄存器之間用“,”隔開。完整的寄存器列表包含在“{}”中。寄存器r0~r7分別對應于指令編碼中bit[0]~bit[7]位;返回連接寄存器LR對應于bit[8]。如果ri存在于寄存器列表中,則相應的bit[i]置1,否則為0。如果寄存器列表為空,即bit[8:0]=0,則指令的執(zhí)行結果不可預知。

注意

該指令的基址寄存器為堆棧寄存器SP。該基址寄存器為PUSH指令默認寄存器,不必在指令中指定。

(3)指令操作的偽代碼

Start_address=SP–Number_of_Set_Bits_In(register_list)*4

End_address=SP–4

Address=start_address

Fori=0to7

Ifregister_list[i]==1

Memory[address,4]=Ri

Address=address+4

IfR==1

Memory[address,4]=LR

Address=address+4

Assertend_address==address–4

SP=SP-(Number_of_Set_Bits_In(register_list)+R)*4

(4)對應的ARM指令

STMDBSP!,<registers>

11.6.4多寄存器出棧指令POP

(1)編碼格式

多寄存器出棧指令POP的編碼格式如圖11.62所示。

多寄存器數(shù)據(jù)出棧指令POP(PopMultipleRegisters)將堆棧中的內容恢復到r0~r7和PC寄存器中(r0~r7和PC的子集或全集)。

圖11.62POS指令的編碼格式

(2)指令的語法格式

POP<registers>

①<registers>

被存儲的寄存器列表。不同的寄存器之間用“,”隔開。完整的寄存器列表包含在“{}”中。寄存器r0~r7分別對應于指令編碼中bit[0]~bit[7]位;程序計數(shù)器PC對應于bit[8]。如果ri存在于寄存器列表中,則相應的bit[i]置1,否則為0。如果寄存器列表為空,即bit[8∶0]=0,則指令的執(zhí)行結果不可預知。

注意

如果程序計數(shù)器PC存在于寄存器列表中,將產生程序的分支跳轉,但程序狀態(tài)寄存器CPSR不會改變。

(3)指令操作的偽代碼

Start_address=SP

End_address=SP+4*(R+Number_of_Set_Bits_In(register_list))

Address=start_address

Fori=0to7

Ifregister_list[i]==1then

Ri=Memory[address,4]

Address=address+4

IfR==1then

value=Memory[address,4]

PC=valueAND0xfffffffe

If(architectureversion5orabove)then

TBit=Value[0]

Address=address+4

Assertend_address=address

SP=end_address

(4)對應的ARM指令

LDMIASP!,<registers>

11.6.5多寄存器數(shù)據(jù)傳送指令舉例

下面的例子程序綜合使用了多寄存器數(shù)據(jù)傳送指令,通過該例可以對Thumb狀態(tài)下多寄存器數(shù)據(jù)傳送指令有更深入的了解。

LDMIAr7!,{r0-r3,r5} ;從r7為基地址的內存單元中加載5個連續(xù)字單元到r0~r3

;和r5,并回寫r7,使r7=r7+20

STMIAr0!,{r3,r4,r5} ;將r3、r4和r5寄存器的內容存儲到以r0為基地址的內存單

;元中,并回寫r0的值,使r0=r0+12

Function

PUSH{r0-r7,LR} ;將寄存器r0~r7和程序返回寄存器LR的內容壓棧

… ;程序體

POP{r0-r7,PC} ;保存的寄存器內容出棧,子程序返回

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉