當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式教程
[導(dǎo)讀]Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)

1 引言

  目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地面圖像采集裝置測(cè)試系統(tǒng)中的一部分,其傳輸方式及信號(hào)精度都是影響系統(tǒng)性能的重要因素。由于圖像信號(hào)的傳輸速率高,數(shù)據(jù)量大,在傳輸過(guò)程中,其精度和傳輸距離易受影響。為了提高信號(hào)傳輸距離和精度設(shè)計(jì)了由FPGA內(nèi)部發(fā)出圖像數(shù)據(jù),并通過(guò)FPGA進(jìn)行整體時(shí)序控制;輸出接口信號(hào)轉(zhuǎn)換成符合Camera Link標(biāo)準(zhǔn)的低電壓差分信號(hào)(LVDS)進(jìn)行傳輸。該圖像信號(hào)源已成功應(yīng)用于某彈載記錄器的地面測(cè)試臺(tái)系統(tǒng)中。

  2 Camera Link接口及圖像數(shù)據(jù)接口信號(hào)

  Camera Link標(biāo)準(zhǔn)是由國(guó)家半導(dǎo)體實(shí)驗(yàn)室(National Semiconductor)提出的一種Channel Link技術(shù)標(biāo)準(zhǔn)發(fā)展而來(lái)的,該接口具有開(kāi)放式的接口協(xié)議,使得不同廠家既能保持產(chǎn)品的差異性,又能互相兼容。它在傳統(tǒng)LVDS傳輸數(shù)據(jù)的基礎(chǔ)上又加載了并轉(zhuǎn)串發(fā)送器和串轉(zhuǎn)并接收器,可在并行組合的單向鏈路、串行鏈路和點(diǎn)對(duì)點(diǎn)鏈路上,利用SER/DES(串行化/解串行化)技術(shù)以高達(dá)4.8 Gb/s的速度發(fā)送數(shù)據(jù)。CameraLink標(biāo)準(zhǔn)使用每條鏈路需兩根導(dǎo)線的LVDS傳輸技術(shù)。驅(qū)動(dòng)器接收28個(gè)單端數(shù)據(jù)信號(hào)和1個(gè)時(shí)鐘信號(hào),這些信號(hào)以7:1的比例被串行發(fā)送,也就是5對(duì)LVDS信號(hào)通道上分別傳輸4組LVDS數(shù)據(jù)流和1組LVDS時(shí)鐘信號(hào),即完成28位數(shù)據(jù)的同步傳輸只需5對(duì)線,而且在多通道66 MHz像素時(shí)鐘頻率下傳輸距離可達(dá)6 m。

  Camera Link是在Channel Link的基礎(chǔ)上增加了一些相機(jī)控制信號(hào)和串行通信信號(hào),定義出標(biāo)準(zhǔn)的接頭也就是標(biāo)準(zhǔn)化信號(hào)線,讓Camera及影像卡的信號(hào)傳輸更簡(jiǎn)單化,同時(shí)提供基本架構(gòu)(Base Configuration)、中階架構(gòu)(Medium Configuration)及完整架構(gòu)(Full Configuration)三種:基本架構(gòu)屬單一Camera Link元件,為單一接頭;中階架構(gòu)屬雙組Camera Link元件,為雙組接頭;完整架構(gòu)屬三組Camera Link元件,為三組接頭。

  傳輸數(shù)據(jù)時(shí)使用的視頻同步信號(hào)固定不變,分別為: 幀同步信號(hào)FVAL:當(dāng)FVAL為高電平時(shí),正輸出一幀有效數(shù)據(jù);行同步信號(hào)LVAL:當(dāng)LVAL為高電平時(shí),正輸出一個(gè)有效像元行(在兩個(gè)有效像元行中間,LVAL會(huì)跳過(guò)幾個(gè)無(wú)效的像素點(diǎn),可在實(shí)際應(yīng)用時(shí)設(shè)定跳過(guò)的像素點(diǎn)數(shù));數(shù)據(jù)有效信號(hào)DVAL:當(dāng)FVAL和LVAL為高時(shí),DVAL為高電平,正輸出有效的數(shù)據(jù);SPARE為備用信號(hào)。

  設(shè)計(jì)中使用了FVAL和LVAL信號(hào),當(dāng)FVAL和LVAL信號(hào)都為高電平時(shí),圖像信號(hào)源數(shù)據(jù)在像素時(shí)鐘信號(hào)PIXCLK的控制下依次發(fā)送。其接口信號(hào)時(shí)序如圖1所示。

  3圖像信號(hào)源的設(shè)計(jì)實(shí)現(xiàn)

  3.1設(shè)計(jì)方案

  檢測(cè)圖像數(shù)據(jù)記錄裝置性能、圖像信號(hào)源的標(biāo)準(zhǔn)圖像生成有兩種方法。一種是用FPGA直接生成信號(hào),輸出圖像為0~255的灰度值圖像;另一種是通過(guò)上位機(jī)軟件下載圖像到信號(hào)源中,F(xiàn)PGA產(chǎn)生視頻同步信號(hào)和進(jìn)行整體邏輯控制。

  設(shè)計(jì)中采用了FPGA與Camera Link接口器件DS90CR-285相結(jié)合的方案,其圖像信號(hào)源數(shù)據(jù)、像素時(shí)鐘信號(hào)及視頻同步信號(hào)由FPGA內(nèi)部模塊產(chǎn)生,經(jīng)過(guò)DS90CR285器件轉(zhuǎn)換成LVDS信號(hào),接收端使用配套器件DS90CR286進(jìn)行解調(diào)。考慮到FPGA的現(xiàn)場(chǎng)可編程特性,使用靈活方便,能夠降低硬件電路設(shè)計(jì)難度。

  所以,該方案選擇FPGA作為主模塊。Camera Link接口器件DS90CR285是專(zhuān)用電平轉(zhuǎn)換器件,能將28位CMOS/TTL電平數(shù)據(jù)和一位像素時(shí)鐘信號(hào)分別轉(zhuǎn)換成4組LVDS數(shù)據(jù)流及一對(duì)LVDS時(shí)鐘信號(hào)進(jìn)行傳輸,由于采用差分傳輸方式,提高了傳輸距離及信號(hào)精度。

  3.2硬件結(jié)構(gòu)

  圖2給出圖像信號(hào)源的硬件結(jié)構(gòu)框圖,主要由圖像信號(hào)源和外圍電路組成。前者是設(shè)計(jì)的核心,它選用Xilinx公司的Spartan-Ⅱ系列FPGAXC2S50,用以設(shè)計(jì)系統(tǒng)時(shí)序、圖像數(shù)據(jù)及產(chǎn)生相應(yīng)的信號(hào);后者主要包括晶體振蕩器、電平轉(zhuǎn)換器件DS90CR285及輸入輸出接口。

  系統(tǒng)上電后,晶體振蕩器輸出時(shí)鐘信號(hào),F(xiàn)PGA內(nèi)部主控模塊將自動(dòng)產(chǎn)生與Camera Link協(xié)議相匹配的信號(hào)傳輸時(shí)序。FPGA內(nèi)部產(chǎn)生的像素時(shí)鐘信號(hào)、幀同步信號(hào)、行同步信號(hào)和圖像數(shù)據(jù)一起進(jìn)入DS90CR285,并通過(guò)該電平轉(zhuǎn)換器件轉(zhuǎn)換成LVDS信號(hào),每對(duì)LVDS信號(hào)之間采用雙絞線傳輸,以消除耦合干擾。圖2中曲線部分即為Camera Link接口。

  3.3 FPGA程序設(shè)計(jì)

  設(shè)計(jì)中采用VHDL硬件描述語(yǔ)言進(jìn)行時(shí)序設(shè)計(jì)。系統(tǒng)時(shí)鐘為125 MHz,信號(hào)源像素時(shí)鐘信號(hào)PIXCLK為系統(tǒng)時(shí)鐘6分頻,即21 MHz。本圖像信號(hào)源數(shù)據(jù)格式為640×480,幀頻為53 Hz,即每秒傳輸53幀圖像。行同步信號(hào)LVAL和幀同步信號(hào)FVAL均由像索時(shí)鐘信號(hào)進(jìn)行計(jì)數(shù)產(chǎn)生,其時(shí)序如圖3所示。

[!--empirenews.page--]
  其中P1為71個(gè)PIXCLK時(shí)鐘周期:A為640個(gè)PIXCLK;即一行包含640個(gè)像素點(diǎn);Q為94個(gè)PIXCLK;P2為23個(gè)PIXCLK,幀同步信號(hào)FVAL為低電平的時(shí)間是38 074個(gè)PIXCLK。一幀圖像包含480行有效數(shù)據(jù),可計(jì)算出傳輸一幀圖像信號(hào)的時(shí)間為480×(A+Q)+38 074=390 394個(gè)PIXCLK時(shí)鐘周期,幀頻為21 MHz÷390 394=53 Hz,滿(mǎn)足設(shè)計(jì)要求。

 產(chǎn)生行同步信號(hào)、幀同步信號(hào)和圖像數(shù)據(jù)部分程序代碼如下:

  上述代碼中,lval為行同步信號(hào);fval為幀同步信號(hào);U12_data為圖像數(shù)據(jù)。

  3.4實(shí)驗(yàn)結(jié)果

  將程序下載到FPGA進(jìn)行實(shí)現(xiàn)。圖4給出該圖像信號(hào)源產(chǎn)生的視頻同步信號(hào),即幀同步電壓信號(hào)Ufval和同步電壓信號(hào)Ulval。由圖4中可見(jiàn),符合設(shè)計(jì)時(shí)序的要求。

  4結(jié)語(yǔ)

  根據(jù)提供的方案,使用FPGA設(shè)計(jì)的圖像信號(hào)源結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)方便,而且具有很強(qiáng)的可擴(kuò)展性?;贑amera Link接口協(xié)議的圖像信號(hào)采用LVDS方式傳輸,增加了傳輸距離,提高了傳輸過(guò)程中的信號(hào)精度。在地面測(cè)試臺(tái)系統(tǒng)的應(yīng)用中,該圖像信號(hào)源運(yùn)行穩(wěn)定、可靠,各項(xiàng)指標(biāo)均能滿(mǎn)足各項(xiàng)設(shè)計(jì)要求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉