Achronix完成基于16nm FinFET+工藝的Speedcore eFPGA技術(shù)量產(chǎn)級測試芯片的驗證
基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)硅知識產(chǎn)權(quán)領(lǐng)域領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司(Achronix Semiconductor Corporation)日前宣布:已完成了其采用臺積電(TSMC)16nm FinFET+工藝技術(shù)的SpeedcoreTMeFPGA量產(chǎn)驗證芯片的全芯片驗證。通過在所有的運行情況下都采用嚴(yán)格的實驗室測試和自動測試設(shè)備(ATE)測試,驗證了Speedcore測試芯片的完整功能。
Speedcore IP是一種完全排列架構(gòu)技術(shù),可以構(gòu)建密度范圍可從少于1萬個查找表(LUT)一直到2百萬個查找表再加大容量的嵌入式存儲器和數(shù)字信號處理器(DSP)單元。通過特別為嵌入到系統(tǒng)級芯片(SoC)和專用芯片(ASIC)中而設(shè)計,Speedcore eFPGA IP代表新一代的可編輯邏輯技術(shù)。它支持SoC開發(fā)人員在其器件中設(shè)計可編程性,從而使這些器件成為具備可編程硬件加速功能的平臺,來應(yīng)對不斷變化的標(biāo)準(zhǔn),或使其產(chǎn)品不會過時。與獨立FPGA芯片相比,Speedcore eFPGA提供了更小的片芯面積、更高的性能、更低的功耗和更低的總體系統(tǒng)成本。
Speedcore驗證芯片已通過了采用Speedcore 16t驗證板的驗證項目,該驗證板是一種可提供給潛在客戶來全面評估Speedcore eFPGA功能的平臺;用戶能夠獲得許多針對特定應(yīng)用的、運行在500MHz的參考設(shè)計,也可以通過運行配套的ACE設(shè)計工具套件來評估Speedcore的功能,以及探索驗證設(shè)計理念。
“自Achronix于一年多以前宣布開始供貨以來,對Speedcore eFPGA技術(shù)的需求一直呈指數(shù)級增長,”Achronix市場營銷副總裁Steve Mentor說道。“許多對Speedcore eFPGA感興趣的公司都提出要求,提供一個平臺來測試他們的硬件加速算法,以作為其核簽條件之一。Speedcore 16t驗證平臺是一個非常好的工具,在最終為其SoC確定所用Speedcore的需求之前,允許這些公司在500MHz速率硬件上運行其復(fù)雜的設(shè)計。”