當前位置:首頁 > 嵌入式 > 嵌入式軟件
[導讀]Xilinx 推出ISE WEBPACK 9.1i設計套件

    賽靈思公司(Xilinx) 日前宣布推出最新版本、可免費下載的邏輯設計套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundation™ 軟件 9.1i 版的所有特性,并可對嵌入式、數(shù)字信號處理 (DSP) 和實時調(diào)試設計流程進行全面支持。特別值得一提的是,ISE WebPACK 9.1i軟件還包括了賽靈思新的 SmartCompile™技術,因而與此前的版本相比,可將硬件實現(xiàn)速度提高多達6倍,與此同時還可確保設計中未變更部分實施結(jié)果。ISE WebPACK 9.1i軟件還增加了對Spartan™-3A系列FPGA所有器件以及部分Virtex-4和Virtex-5 FPGA器件的支持。新的功耗優(yōu)化功能還可幫助設計人員將動態(tài)功耗平均降低10%。
    
    ISE WebPACK 9.1i軟件提供了全面的從前端到后端的FPGA設計解決方案。利用這一解決方案,用戶可以立即開始項目的設計。通過在可免費下載的設計環(huán)境中提供的HDL輸入、綜合、物理實現(xiàn)和驗證在內(nèi)的集成工具,ISE 9.1i可幫助用戶快速達到設計目標并降低總體項目成本。這一版本還包括了支持Windows 和 Linux平臺的ISE Simulator Lite(仿真器簡化版)。免費的MXE-III入門版本可從賽靈思公司的網(wǎng)站上下載,這一免費HDL驗證解決方案為設計人員提供了更多選擇。在業(yè)內(nèi)所有的大型PLD供應商中,賽靈思公司提供了業(yè)界成本最低、功耗最低,且特性最齊全的從前端到后端Windows和Linux支持的FPGA和CPLD解決方案。 

    ISE WebPACK 9.1i軟件包含了新的SmartCompile技術,可幫助設計人員解決每次做少量修改時都要對整個設計進行重新實施的問題。這種再實施既浪費時間,還面臨與修改沒有直接關系的部分被破壞的風險。賽靈思 SmartCompile技術利用以下技術來解決這些問題:
•    分區(qū)技術(Partition):利用粘貼-剪切功能自動準確保持現(xiàn)有布局和布線并縮短再實施時間,從而把設計周期后期進行的少量設計更改而帶來的影響降到最小。
•    SmartGuide™技術:通過采用此前設計實施已完成的結(jié)果,可將少量設計修改再實施所需要的時間大大縮短。
•    SmartPreview™技術:用戶可以中止并重新恢復布局布線過程,并保存中間結(jié)果來評估設計狀態(tài)。通過預覽實施過程中生成的信息,如布線狀態(tài)和時序結(jié)果,用戶不必等待整個實施過程結(jié)果就可以做出重要的折衷方案。     
    
    通過一系列用戶界面的增強,ISE 9.1i還簡化了FPGA設計人員的操作。這些增強功能包括: 
–    Tcl命令控制臺使設計人員可輕易地從ISE圖形用戶界面轉(zhuǎn)換到命令行環(huán)境。  –    源代碼兼容性功能可識別重建結(jié)果所必需的文件,并支持導入和輸出,方便源代碼控制。 

    ISE WebPACK 9.1i軟件的新功能基于Fmax技術,旨在為高密度、高性能設計提供無與倫比的性能和時序收斂結(jié)果。ISE WebPACK 9.1i軟件包括集成的時序收斂流程,該流程集成了增強的物理綜合優(yōu)化算法,可提供質(zhì)量更高的結(jié)果。 

    ISE WebPACK 9.1i 軟件還包括標準ISE 9.1i軟件版本的擴展時序收斂工具環(huán)境,這是一個虛擬的“時序收斂工具艙”,支持約束輸入、時序分析、平面布局規(guī)劃和報告視圖之間的直觀交叉探查(cross-probing),因此設計人員可以更容易地分析時序問題。集成時序收斂流程集成了增強的物理綜合工具,改善了綜合和布局時序間的時序相關性,從而可以獲得質(zhì)量更高的結(jié)果。

    賽靈思綜合技術(XST)和布局布線功能所提供的功耗優(yōu)化功能可使Spartan-3系列FPGA產(chǎn)品的動態(tài)功耗平均降低10%。XST提供了功耗敏感的邏輯優(yōu)化,可對乘法器、加法器和BRAM塊進行宏處理。物理實施算法采用功耗優(yōu)化的布局策略以及器件內(nèi)電容較低的網(wǎng)絡,可以在不犧牲性能的情況下將功耗降到盡可能低。

    ISE WebPACK 9.1i現(xiàn)在就可從賽靈思網(wǎng)站上免費下載。ISE 9.1i為公司快速增長的三十多萬位 FPGA 和 CPLD 設計者提供了最完整的零成本設計環(huán)境,并支持Spartan-3A 和 CoolRunner™-II 系列的所有產(chǎn)品以及部分 Virtex-4 和Virtex-5 FPGA 器件。
本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉