Synopsys推出最新版Synplify FPGA綜合軟件
21ic訊 新思科技公司(Synopsys, Inc.)日前宣布:推出其最新版的Synplify Pro® 和Synplify® Premier 現(xiàn)場可編程門陣列(FPGA)綜合工具。Synplify 2012.03產(chǎn)品包括改進(jìn)的綜合算法,它將運(yùn)行時間提速最高達(dá)30%。此外,Synplify Premier軟件通過一種新的容錯并繼續(xù)功能而得到增強(qiáng),以滿足FPGA設(shè)計師對快速周轉(zhuǎn)時間的需求;該軟件能使設(shè)計師在最后的硬件描述語言(HDL)編譯環(huán)節(jié)生成一份報告,并修正所有源自丟失或不正確設(shè)計定義的錯誤,而不是逐一修改每個錯誤并重新運(yùn)行編譯步驟;這種功能力對那些可能對HDL代碼不熟悉的SoC原型設(shè)計師至關(guān)重要。此外,通過采用一個先進(jìn)的功能組合,新的Synplify Premier軟件版本進(jìn)一步推進(jìn)在一個FPGA設(shè)計中自動化建立高可靠性和故障容忍流程,這些先進(jìn)功能包括可選擇性的三重模組化冗余(TMR)、故障容忍和錯誤修正碼(ECC)存儲器和用于檢測和修正軟錯誤的Hamming-3編碼。
“我們的客戶一直面對更短的產(chǎn)品上市時間,更快地完成他們的設(shè)計成為了這項挑戰(zhàn)的根本解決之道,”Altera公司軟件、DSP和IP市場總監(jiān)Alex Grbic說道。“新思科技Synplify產(chǎn)品所帶來的運(yùn)行時間改善,與我們Quartus II軟件在編譯時間上的優(yōu)勢相結(jié)合,為我們的共同客戶創(chuàng)造了生產(chǎn)效率方面的優(yōu)勢,幫助他們在為我們最新的28納米FPGA進(jìn)行設(shè)計時能夠減少整體實施時間。”
“那些面向安全性要求極高應(yīng)用的設(shè)計,如應(yīng)用到國防、宇航、醫(yī)療、工業(yè)控制和汽車市場中的設(shè)計,要求最高級別的質(zhì)量和可靠性,” Xilinx設(shè)計方法學(xué)市場營銷高級總監(jiān)Tom Feist說道。“這種新的2012.03 Synplify Premier產(chǎn)品能找出Xilinx錯誤修正內(nèi)存并自動地連接到設(shè)計。這對不能容忍錯誤的那些高可靠性應(yīng)用尤其有用。”
新的Synplify 2012.03軟件版本為FPGA設(shè)計師提供了顯著縮短的設(shè)計周期。這種容錯并繼續(xù)的功能滿足了基于FPGA原型的快速周轉(zhuǎn)時間需求,這是通過消除了在HDL編譯中一旦發(fā)現(xiàn)錯誤就要立即處理錯誤這一需求而實現(xiàn)。這對那些可能不熟悉源HDL代碼的FPGA原型設(shè)計人員尤其有用。一個錯誤被發(fā)現(xiàn)之后,該工具繼續(xù)編譯而不是為每個錯誤而停止,它將建立一份包括碰到的所有錯誤的報告,這樣他們就能被一起處理而不需要在每一次修訂間重復(fù)編譯。為進(jìn)一步簡化ASIC原型生成器的流程,Synplify綜合工具有一個數(shù)據(jù)通道鎖定轉(zhuǎn)換功能,能自動將一個ASIC設(shè)計轉(zhuǎn)換為一個FPGA實現(xiàn),使設(shè)計者僅用一套源文件就實現(xiàn)基于FPGA的原型成為可能。Synopsys的Certify®多FPGA原型環(huán)境的用戶也從新的Synplify軟件流暢的錯誤處理和轉(zhuǎn)換功能中獲益,該軟件可幫助加速驗證過程并減少開發(fā)時間。
Synplify Premier軟件的最新版本通過為設(shè)計師提供了應(yīng)對輻射效應(yīng)的能力而增強(qiáng)了它對高可靠性的支持,這種輻射效應(yīng)如因為包括本地的或者選擇性的TMR實施在內(nèi)的多錯誤緩解技術(shù)引起的單個事件混亂(SEU)。此外,Synplify Premier軟件能推斷錯誤修正存儲器和自動建立適當(dāng)?shù)倪B接,以利用FPGA供應(yīng)商提供的ECC存儲器。這個最新版本還支持故障容忍有限狀態(tài)機(jī)器(FSM)實現(xiàn),通過使用Hamming-3編碼來自動檢測并修正可能發(fā)生在一臺FSM寄存器中的單比特錯誤。
“一項新設(shè)計的快速提升對設(shè)計團(tuán)隊設(shè)法抓住轉(zhuǎn)瞬即逝的市場機(jī)遇是至關(guān)重要的。新思科技的綜合技術(shù)能減少設(shè)計迭代次數(shù)的數(shù)量并更快地提供診斷信息,” 新思科技解決方案部門高級總監(jiān)Ed Bard說道。“通過將能夠加快運(yùn)行時間的改進(jìn)后算法、新的容錯并繼續(xù)功能和分層結(jié)構(gòu)化設(shè)計技術(shù)結(jié)合在一起,基于FPGA的原型生成器和FPGA設(shè)計師等都能夠顯著減少成功地實現(xiàn)其設(shè)計所需的時間,同時不斷地達(dá)到他們所期望的高質(zhì)量結(jié)果。”
供貨
現(xiàn)已可提供Synplify Pro 和Synplify Premier綜合軟件的2012.03 版本。目前擁有支持服務(wù)協(xié)議的客戶可以使用他們的SolvNet®帳戶從新思科技下載這個新版本。Windows 和 Linux的32位和64位平臺都支持Synplify FPGA綜合產(chǎn)品。