21ic訊 美普思科技公司 (MIPS Technologies, Inc)日前宣布推出了新一代 Aptiv微處理器內(nèi)核,包括 proAptiv、interAptiv 和 microAptiv 系列產(chǎn)品,可為 目標市場提供三種不同的性能水平。
基于MIPS32™ Release 3架構(gòu),這些新產(chǎn)品將增強 MIPS 在家庭娛樂和網(wǎng)絡(luò)市場的領(lǐng)導地位,并向海量的嵌入式系統(tǒng)延伸,同時成為移動市場中富有競爭力的替代解決方案。對移動設(shè)備來說,Aptiv可為平板電腦和智能手機的應(yīng)用處理器提供頂尖的多核性能,為基帶處理提供高效的多線程技術(shù),并為觸摸屏控制器、SIM卡和安全、以及 GPS 等嵌入式控制和應(yīng)用提供入門級性能。
ProAptiv 系列的重要特征:
領(lǐng)先的高端 CPU 性能與效率,超過4.4 CoreMark/MHz 和 3.5 DMIPS/MHz 1的性能,比同類競爭 內(nèi)核IP 2相比明顯更小的硅面積
是高端移動設(shè)備和智能家庭娛樂產(chǎn)品等聯(lián)網(wǎng)消費電子產(chǎn)品的應(yīng)用處理器和網(wǎng)絡(luò)應(yīng)用中控制處理器的理想選擇
高效的頂級性能,可減少許多移動應(yīng)用中諸如“big.LITTLE”等額外的電源管理設(shè)計開銷
比老一代MIPS32 74K™/1074K™ 超標量單核/多核產(chǎn)品高 60%-75% 的 CoreMark 和DMIPS 分數(shù)
每個內(nèi)核1 至多個線程高度可擴展,并能在多核同步處理系統(tǒng)(CPS)下實現(xiàn)最多可達六個內(nèi)核的多核系統(tǒng)
主要的架構(gòu)特性和增強功能:
o 高性能多發(fā)射、深度亂序執(zhí)行架構(gòu)以及先進的分支預測
o 新款更高性能的浮點運算單元(FPU),與內(nèi)核 1 :1 的時鐘頻率,雙精度執(zhí)行
o 單核或多核(最多為 6核)配置
o 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實現(xiàn)更低的系統(tǒng)總延時
o MIPS ASE v2數(shù)字信號處理(DSP)架構(gòu)擴展
o 高效的增強虛擬地址(EVA),32位地址下實現(xiàn)3GB以上 的用戶空間訪問
interAptiv 系列的重要特性:
interAptiv 內(nèi)核采用平衡的9級流水線設(shè)計和多線程技術(shù),可提供領(lǐng)先的性能與效率,能以比同類競爭內(nèi)核更小的晶圓面積實現(xiàn)多出 50% 以上的 CoreMark/MHz
適合需要并行處理和對成本和功耗優(yōu)化要求比較高的應(yīng)用,如智能網(wǎng)關(guān)、LTE基帶處理、SSD 控制器和汽車電子等
每個內(nèi)核具備 1 至多個線程的可擴展性解決方案,并能在多核同步處理系統(tǒng)(CPS)下提供最多四核的多核方案
特性和增強功能:
o 多線程流水線實現(xiàn)了雙虛擬處理器,可被 SMP Linux 操作系統(tǒng)視為兩個完整的 CPU
o 硬件QoS、線程管理和線程間通信支持,能為實時應(yīng)用實現(xiàn)最佳控制
o 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實現(xiàn)更低的系統(tǒng)總延時
o 支持多達兩個 I/O 一致性管理單元
o 內(nèi)核和 CPS 級功耗管理
o L1 一級數(shù)據(jù)高速緩存、L2 高速緩存和數(shù)據(jù) SPRAM支持 ECC
o 高效的增強虛擬地址(EVA),32位地址下實現(xiàn)3GB以上 的用戶空間訪問
o 可選的浮點運算單元
microAptiv 系列的重要特性:
低功耗、緊湊、實時性,以廣受歡迎的MIPS32 M14K™以及 microMIPS™ 代碼壓縮指令集架構(gòu)為基礎(chǔ),并集成了標準 I/O 接口
集成 DSP 和 SIMD功能,可滿足工業(yè)控制、智能儀表、汽車和有線/無線通信等各種嵌入式應(yīng)用的信號處理需求
利用高效的 5 級流水線,能以 microMIPS 模式達到 3.09 CoreMark/MHz 和 1.57 DMIPS/MHz1,與競爭對手相比,性能分別高了 40% 和 25%2
面向微控制器和嵌入式應(yīng)用,可提供 MCU 和 MPU(集成Cache/MMU)產(chǎn)品版本
與上一代 MIPS 內(nèi)核和同類競爭產(chǎn)品相比,可提供更為廣泛的控制和 DSP功能和性能
新的存儲保護單元以增強程序代碼和數(shù)據(jù)的安全性,microMIPS 執(zhí)行模式、安全調(diào)試模式和2線 cJTAG 支持
關(guān)于 CoreMark™ 基準測試
EEMBC 開發(fā)的 CoreMark 基準測試是專為測試處理器內(nèi)核所設(shè)計的簡單而先進的基準測試。運行 CoreMark 會產(chǎn)生一個分數(shù),能讓使用者在不同處理器間快速進行比較。
供貨
所有 Aptiv 內(nèi)核即日起可開始授權(quán)。proAptiv 系列能以單核和多核版本支持廣泛的功能和性能組合,預計 2012 年中開始供貨。新款 proAptiv FPU 也已開始供貨。interAptiv 系列也將于 2012 年中開始供貨,擁有雙核和四核配置,并提供 FPU 選項。單核版本將于第四季度面世。microAptiv 系列現(xiàn)已開始供貨,可提供Cache/MMU 或Cache版本選擇。
支持引述:
“隨著新一代 Aptiv產(chǎn)品的推出,MIPS 將進入創(chuàng)新的新時代,并將大幅提升我們的競爭優(yōu)勢。Aptiv是我們戰(zhàn)略性投資的成果,未來將不斷持續(xù)發(fā)展。我們已將性能效率提升到了新的高度。我們上一代的內(nèi)核已比競爭對手擁有更佳的性能效率,而新的 Aptiv處理器更為優(yōu)異。憑借這些新內(nèi)核與 MIPS 架構(gòu)不斷擴展的生態(tài)系統(tǒng),我們將能為客戶帶來有助于實現(xiàn)差異化,并在此競爭日益激烈的市場中獲得成功的解決方案。”
- MIPS 科技營銷副總裁 Gideon Intrater
“MIPS 新款 proAptiv 內(nèi)核獲得的初步 CoreMark 基準測試分數(shù)顯示,采用深度流水線設(shè)計的 CPU 不一定會受制于控制操作。EEMBC 建立 CoreMark 作為評估 CPU 性能的實際方法,比 DMIPS 更為有效。我們很高興 MIPS 支持 CoreMark 作為評估基礎(chǔ) CPU 性能的新標準,并恭喜 MIPS 創(chuàng)下新的性能記錄。”
- EEMBC 總裁 Markus Levy[!--empirenews.page--]
“微控制器技術(shù)持續(xù)改進,以滿足從低功耗移動設(shè)備到高性能網(wǎng)絡(luò)產(chǎn)品等各種應(yīng)用與日益劇增的處理能力需求。MIPS 的新款 Aptiv是一系列兼具性能和效率的 CPU 內(nèi)核,能滿足廣泛的市場需求。新款 proAptiv 內(nèi)核的規(guī)范展示出性能的顯著改進,不但大幅提升 CoreMark/MHz,同時還保持 MIPS 架構(gòu)一貫的優(yōu)異功耗和面積效率。”
- The Linley Group/微處理器報告資深分析師 J. Scott Gardner
“運用 Arteris 的先進的片上網(wǎng)絡(luò)互連技術(shù),MIPS 的汽車和消費電子客戶能為其 SoC提升性能、時序收斂、功耗和晶圓面積。我們將繼續(xù)支持雙方共同客戶,以 MIPS 的新款Aptiv內(nèi)核為基礎(chǔ)開發(fā)先進的新一代 SoC。”
- Arteris 營銷副總裁 Kurt Shuler
“Carbon 的解決方案是業(yè)界最具生產(chǎn)力與成本效益的統(tǒng)一虛擬平臺方案,可幫助客戶加速產(chǎn)品上市時間。我們的 100% 周期準確模型長期以來都支持 MIPS 內(nèi)核,我們很高興地宣布,我們也將支持新的 Aptiv 內(nèi)核。由于 Carbon 的系統(tǒng)級建模和驗證工具可支持MIPS 處理器內(nèi)核,客戶能進行架構(gòu)分析與驗證,并能在投片前完成固件優(yōu)化與軟硬件協(xié)同驗證。”
- Carbon Design Systems 首席技術(shù)官 Bill Neifert
“Express Logic 和 MIPS 科技已合作多年,以幫助嵌入式開發(fā)人員結(jié)合我們功能強大的 ThreadX® RTOS將產(chǎn)品快速推向市場,ThreadX 是深度嵌入式系統(tǒng)的理想解決方案,代碼尺寸和實時性是這些系統(tǒng)的重要考量。MIPS 內(nèi)核采用microMIPS指令集,如新款 microAptiv 內(nèi)核,可為這些系統(tǒng)提供優(yōu)異的解決方案,我們將持續(xù)為我們的共同客戶支持這些內(nèi)核。此外,因為 ThreadX SMP 支持 MIPS 的多線程和多核處理技術(shù),當設(shè)計人員開發(fā)采用這些平臺的實時應(yīng)用時可顯著提升生產(chǎn)力。”
- Express Logic 首席執(zhí)行官 William E.Lamie
“我們從 2001 年起便與 MIPS合作,為 廣大系統(tǒng)設(shè)計人員提供廣泛的開發(fā)工具和 RTOS 軟件支持,我們期望能與 MIPS持續(xù)合作,在我們的編譯器、MULTI 集成開發(fā)環(huán)境和調(diào)試仿真器中為新款 interAptiv 系列產(chǎn)品提供支持。”
- Green Hills Software 先進產(chǎn)品部門總經(jīng)理 Mike Haden
“Imagination 的市場領(lǐng)先技術(shù),包括 PowerVR 圖形和視頻以及 Ensigma 多標準通信,能與 MIPS的處理器 IP 完美結(jié)合,幫助我們的眾多客戶成功開發(fā)下一代SoC。運用 Imagination 的 IP,MIPS 的授權(quán)客戶能開發(fā)擁有世界一流多媒體和通信性能的產(chǎn)品,并兼顧功耗和成本優(yōu)勢,這是未來移動和智能聯(lián)網(wǎng)應(yīng)用的關(guān)鍵,我們期望能與 MIPS 和雙方的共同客戶合作,以新的 Aptiv產(chǎn)品為基礎(chǔ)開發(fā)新一代產(chǎn)品。”
- Imagination 科技營銷副總裁 Tony King-Smith
“延續(xù) Imperas 和 MIPS 的長期合作關(guān)系,我們非常高興已經(jīng)在我們的開發(fā)虛擬平臺(OVP™)和多處理器/多核/多線程軟件發(fā)開套件(M*SDK™)中支持新款 Aptiv 內(nèi)核。MIPS 內(nèi)核的指令精確性 OVP 快速模型能讓使用者將這些模型集成到 OVP 和SystemC/TLM-2.0 虛擬平臺環(huán)境。這些 MIPS 內(nèi)核模型可支持 MIPS32 和 microMIPS 指令集,并延伸至浮點運算、DSP 和多線程功能。”
- Imperas 首席執(zhí)行官 Simon Davidmann
“我們很高興看到 MIPS 擴大其多線程內(nèi)核產(chǎn)品組合,并恭喜它推出新款 Aptiv 處理器內(nèi)核。MIPS 的多線程技術(shù)已為 Lantiq 的網(wǎng)關(guān)解決方案帶來強大功能,讓我們在降低功耗和系統(tǒng)成本的同時還能提供最大的性能。我們的網(wǎng)關(guān)解決方案可因此覆蓋從成本最優(yōu)化的高速以太網(wǎng)到功能豐富、高性能 Gb 以太網(wǎng)絡(luò)的各種系統(tǒng)配置,并且是專為增強和擴展全球電信廠商 xDSL 服務(wù)市場而設(shè)計。Lantiq 的網(wǎng)關(guān)解決方案可幫助電信廠商符合日益增長的三網(wǎng)融合服務(wù)和家中 Gigabit 處理能力的需求,并能在無需犧牲系統(tǒng)性能的同時顯著降低成本、尺寸和功率。”
- Lantiq 營銷副總裁 Rainer Spielberg
“通過我們的 TRACE32® 調(diào)試仿真器,Lauterbach 可支持所有的 MIPS 處理器內(nèi)核,同時我們已經(jīng)可以為新的 microAptiv 內(nèi)核提供完整的調(diào)試支持。我們還將支持其他的Aptiv 系列內(nèi)核。通過我們與 MIPS 的合作,采用 MIPS 內(nèi)核的開發(fā)人員將能獲得完整的調(diào)試支持。”
- Lauterbach 全球業(yè)務(wù)與營銷經(jīng)理 Norbert Weiss
“Mentor很高興能促成 Linux 和 RTOS 嵌入式系統(tǒng)在 MIPS 新款 Aptiv 內(nèi)核上的開發(fā)工作。經(jīng)過 Sourcery CodeBench 驗證的 GNU 工具鏈可幫助開發(fā)人員輕松在Mentor嵌入式 Linex 和 Nucleus RTOS 上開發(fā)和調(diào)試嵌入式應(yīng)用。開發(fā)人員能通過高效 Nucleus RTOS 的 VSMP 功能發(fā)揮 MIPS 的多線程技術(shù)。我們很高興能持續(xù)與 MIPS進行合作,擴展我們對 MIPS 架構(gòu)和工具的廣泛支持。”
- Mentor嵌入式軟件部門總經(jīng)理 Glenn Perry
“Microchip 的嵌入式設(shè)計客戶不斷獲益于我們與 MIPS 之間的成功合作關(guān)系。我們的32 位 PIC32 微控制器產(chǎn)品組合便是以業(yè)界領(lǐng)先的 MIPS 架構(gòu)為基礎(chǔ)。對微控制器來說,MIPS 可比競爭對手提供更優(yōu)的性能與更先進的功能。我們很高興看到 MIPS 推出最新的microAptiv 內(nèi)核,以滿足 32 位 DSP 性能和更多功能性的新一代應(yīng)用需求。”
- Microchip 公司 MCU32 部門副總裁 Sumit Mitra
“Mobileye 在我們的 EyeQ2™ 處理器中采用 MIPS 的多線程內(nèi)核開發(fā)視覺式駕駛輔助系統(tǒng)已獲得重大成功,幫助我們達到比先前解決方案高 6 倍的性能。汽車安全應(yīng)用需要極高的可靠性和實時性能。MIPS 的多線程架構(gòu)可大幅提升影像處理和提供 ECC 增強可靠性,因此最能滿足這些需求。我們很高興 MIPS 持續(xù)擴展其獨特且功能強大的多線程技術(shù),我們對新款 interAptiv 內(nèi)核有很高的期望。”
- Mobileye 工程資深副總裁 Elchanan Rushinek
“MIPS 的最新多線程 interAptiv 處理器內(nèi)核可為許多儲存和網(wǎng)絡(luò)應(yīng)用提供所需的高性能、低功率和可擴展性。多線程技術(shù)可幫助 PMC 開發(fā)優(yōu)于競爭方案的產(chǎn)品,我們將持續(xù)開發(fā)產(chǎn)品,以滿足客戶新一代系統(tǒng)的需求。”
- PMC® 產(chǎn)品開發(fā)副總裁 Salman Ghufran
“Sonics 和 MIPS 有長期的合作關(guān)系,并已攜手為雙方共同客戶成功完成了多款 SoC 的開發(fā)。作為全球領(lǐng)先的片上網(wǎng)絡(luò) IP 供應(yīng)商,Sonics 期望擴展該合作伙伴關(guān)系,以支持MIPS 的新款 Aptiv內(nèi)核。運用創(chuàng)新的片上網(wǎng)絡(luò)技術(shù),MIPS處理器內(nèi)核能與SoC 上的其他 IP 模塊無縫相連。今天,這已展現(xiàn)在 MIPS 新款 Aptiv 內(nèi)核的 FPGA 構(gòu)建中,其中便是采用 Sonics 的先進芯片上網(wǎng)絡(luò)技術(shù)。”
- Sonics 業(yè)務(wù)和營銷資深副總裁 Jack Browne
“Synopsys 與 MIPS 合作,以優(yōu)化 MIPS 新一代處理器內(nèi)核的性能。采用 Galaxy™平臺,并結(jié)合已針對高性能處理器調(diào)整過的 DesignWare® 嵌入式存儲和邏輯庫,設(shè)計人員現(xiàn)在能為其 MIPS-Based SoC 最大化性能和最小化功耗。我們將持續(xù)與 MIPS 合作,以降低設(shè)計人員的集成風險,并加速將 SoC 產(chǎn)品推向市場。”
- Synopsys 企業(yè)營銷和策略聯(lián)盟副總裁 Rich Goldman
“我們非常高興能以我們的嵌入式虛擬化技術(shù)支持 MIPS 架構(gòu)。我們的 PikeOS™ RTOS是一款 hypervisor虛擬化平臺,可允許多個應(yīng)用程序和 Android™ 與 Linux 這類操作系統(tǒng)安全地在單一硬件平臺上平行運行。通過 PikeOS,MIPS 的授權(quán)客戶能擁有為不同任務(wù)部署 CPU 資源的靈活性,能夠免除在系統(tǒng)中采用專屬安全性 CPU 的需求。MIPS Aptiv內(nèi)核的授權(quán)客戶很快就能享有這項優(yōu)異技術(shù)的效益。”
- SYSGO AG營銷副總裁 Jacques Brygier
腳注:
1 Dhrystone 2.1 和 CoreMark 1.0數(shù)據(jù)通過采用 Mentor Sourcery CodeBench v2011.03-94、gcc 4.5.2 達到
2根據(jù)ARM的公開信息、EEMBC CoreMark 網(wǎng)站的 CoreMark 分數(shù)和網(wǎng)站可公開獲得資料