當(dāng)前位置:首頁 > 物聯(lián)網(wǎng) > 網(wǎng)絡(luò)層
[導(dǎo)讀]本文介紹了基于AD73360芯片的多功能網(wǎng)絡(luò)電能表的系統(tǒng)總體設(shè)計。通過FPGA與AD73360芯片相連接,由FPGA給AD73360芯片寫控制字,然后再對采集的數(shù)據(jù)進(jìn)行處理。重點介紹了基于AD73360的多功能網(wǎng)絡(luò)電能表的硬件設(shè)計,同時

本文介紹了基于AD73360芯片的多功能網(wǎng)絡(luò)電能表的系統(tǒng)總體設(shè)計。通過FPGA與AD73360芯片相連接,由FPGA給AD73360芯片寫控制字,然后再對采集的數(shù)據(jù)進(jìn)行處理。重點介紹了基于AD73360的多功能網(wǎng)絡(luò)電能表的硬件設(shè)計,同時也介紹了FPGA的VHDL設(shè)計。本設(shè)計具有電力參數(shù)監(jiān)測、電能質(zhì)量分析、分時段電能計量、故障錄波和網(wǎng)絡(luò)遠(yuǎn)程抄表等功能。

本設(shè)計是基于ADI公司的AD73360芯片的多功能網(wǎng)絡(luò)電能表。傳統(tǒng)的多功能電能表通常使用專用的電能計量IC計量或前端使用AD芯片采樣數(shù)據(jù),然后使用DSP或MCU對數(shù)據(jù)進(jìn)行處理。若使用專用電能計量IC,還需要額外的處理器對電表進(jìn)行控制,增加了電能表的成本;若使用第二種方案,限于成本和DSP或MCU的處理能力,會影響電表的實時處理能力。基于以上原因,本設(shè)計中前端使用AD73360芯片對電壓和電流進(jìn)行采樣,后端使用FPGA對采集的數(shù)據(jù)進(jìn)行處理,同時對電表進(jìn)行總體控制。由于FPGA采用純硬件的工作方式,實時性強(qiáng);同時,由于FPGA強(qiáng)大的處理能力,可以使用一片F(xiàn)PGA完成全部的數(shù)據(jù)處理和控制工作。這樣既可以簡化硬件設(shè)計,又可以減低成本。

AD73360是ADI公司一款6通道模擬前端處理器,特別適合于電能計量[1]。該芯片具有6個16位A/D轉(zhuǎn)換通道,每個通道都可以同步采樣,同時可以保證從直流信號到4 kHz信號帶寬的77 dB的信噪比。每個通道還具有獨立的可編程輸入放大器(PGA),其放大系數(shù)可以從0~38 dB可調(diào)。該芯片通過設(shè)置,可以提供4種采樣頻率,分別為64 kHz、32 kHz、16 kHz和8 kHz(由16.384 kHz的主時鐘分頻得到)。

1 多功能電能表系統(tǒng)設(shè)計

多功能網(wǎng)絡(luò)電能表(以下簡稱電表)由數(shù)據(jù)采集、控制與處理、電源、網(wǎng)絡(luò)接口、顯示、存儲和日歷時鐘等部分組成,如圖1所示。數(shù)據(jù)采集部分由精密小型互感器、信號調(diào)理電路以及AD73360芯片構(gòu)成??刂婆c處理部分采用Altera公司的FPGA芯片Cyclone II 2C35F484C8。電源模塊為整個電能表系統(tǒng)提供電源,共有2路直流電源輸出,一路供給數(shù)據(jù)采集板,一路供給電能計量SoPC芯片??紤]電磁兼容試驗,要求電源系統(tǒng)能抑制高頻脈沖干擾且過壓自動保護(hù)。網(wǎng)絡(luò)接口部分采用DMA9000A網(wǎng)絡(luò)芯片,使用RJ-45接口,本系統(tǒng)支持以太網(wǎng)協(xié)議。顯示部分采用高品質(zhì)的液晶顯示模塊,每屏可以顯示8×4個漢字(16×16)或128×64個像素的圖形。存儲模塊采用IIC總線與一塊E2PROM通信,用于數(shù)據(jù)凍結(jié)。日歷時鐘則使用專用的日歷時鐘芯片,為系統(tǒng)提供日期信息。表1為電表的具體功能和設(shè)計指標(biāo)[2]。

2 電表硬件設(shè)計

2.1 數(shù)據(jù)采集模塊硬件設(shè)計[2]

從圖1可以看出,數(shù)據(jù)采集模塊由互感器、信號調(diào)理電路和AD芯片3個部分組成。本系統(tǒng)三相電壓信號采用單端輸入方式,三相電流信號采用差分輸入方式。由于本系統(tǒng)采用3.3 V為AD73360芯片供電,因此輸入電流設(shè)置在10 mA,輸入電壓設(shè)置在700 mV左右。

2.1.1 電流輸入電路設(shè)計

電流輸入使用專用的電流互感器將輸入電流降至10 mA左右。本系統(tǒng)選用了哈爾濱三江達(dá)電力技術(shù)有限公司生產(chǎn)的YWH型電能表專用互感器。YWH系列互感器是微型互感器的一個分支產(chǎn)品,是為寬量程電子式電能表配套設(shè)計的新一代微型精密電流互感器,工作電流范圍寬(可4~10倍過載),誤差線性好(比差小于0.01 %,角差小于0.3′),采用阻燃ABS塑料外殼,環(huán)氧樹脂封裝,絕緣強(qiáng)度高,外形美觀,并有多種規(guī)格可供用戶選擇,滿足不同的安裝需要。本次設(shè)計選用了YWH-1型,其電流比為1.5(6)A/5(20)mA,二次負(fù)載電阻5~20 Ω,準(zhǔn)確度為0.1級。

2.1.2 電壓輸入電路設(shè)計

三路電壓信號直接由220 V電壓通過電阻網(wǎng)絡(luò)降至700 mV左右,每路電壓信號輸入電路由5個204電阻和一個332電阻構(gòu)成,確保將220 V市電降為700 mV左右輸入,以適應(yīng)AD73360的需要。

2.1.3 信號調(diào)理電路設(shè)計

由于本系統(tǒng)電壓和電流信號采用不同的輸入方式,因此需要不同的信號調(diào)理電路。電壓調(diào)理電路中使用RC電路構(gòu)成抗混疊濾波器,同時確保輸入AD的信號頻率小于0.5倍的AD采樣率。

2.1.4 AD73360電路設(shè)計

VINP1-6和VINN1-6為信號輸入引腳;MCLK與系統(tǒng)主時鐘相連。由于AD73360設(shè)計時就考慮到了與DSP的簡單接口[1],因此,SCLK、SDO、SE、SDI、SDIFS和SDOFS在設(shè)計時就可以與FPGA的I/O口直接相連。

2.2 控制及數(shù)據(jù)處理模塊[3]

本系統(tǒng)的控制及數(shù)據(jù)處理采用Altera公司的FPGA芯片,Cyclone II 2C35F484C8。為了簡化本系統(tǒng)的硬件設(shè)計難度,直接采用成品FPGA開發(fā)板。這樣,只需要設(shè)計外圍的日歷時鐘芯片、LCD和網(wǎng)絡(luò)接口電路即可。

3 控制及數(shù)據(jù)處理的程序設(shè)計[4]

本系統(tǒng)采用FPGA,同時配合Altera公司NIOS II軟核的方式對系統(tǒng)進(jìn)行控制并對采集的數(shù)據(jù)進(jìn)行處理[5],最終使用μC/OS II 操作系統(tǒng)將整個系統(tǒng)整合。該設(shè)計共分為兩個部分,一個部分為控制部分,包括對AD芯片、網(wǎng)絡(luò)接口等模塊的控制;另一部分是數(shù)據(jù)處理部分,主要負(fù)責(zé)對AD73360采集來的數(shù)據(jù)進(jìn)行處理。

3.1 CPU設(shè)計

該芯片內(nèi)部包括AD控制器、FIFO、電能計量、配置寄存器、NIOS II軟核微處理器、日歷時鐘接口、數(shù)字頻率變換器DFC(Digital to Frequency Converter)、IIC接口以及LCD控制器等部分。其結(jié)構(gòu)如圖2所示。

其中,AD控制器的輸入為信號采集板上采集到的三相電壓和三相電流(6個通道的串行數(shù)據(jù)),AD控制器是按照美國ADI公司16位的∑-△A/D芯片AD73360的時序,將輸入的6個通道的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù)并存儲在相應(yīng)的FIFO中;6 通道的FIFO保存AD控制器送來的6 通道1個周波的AD 數(shù)據(jù),以便后面的運算使用。這樣做還有一個好處就是電能計量模塊可以實現(xiàn)流水線結(jié)構(gòu),加快運算速度;電能計量模塊主要是利用FPGA實現(xiàn)電能的有功、無功和視在功率的計量。配置寄存器中保存配置數(shù)據(jù)、歷史電量數(shù)據(jù)、凍結(jié)數(shù)據(jù)等;NIOS II軟核微處理器完成整個電能計量芯片的調(diào)度工作;日歷時鐘接口與外部的日歷時鐘芯片相連,為芯片提供時鐘信息,供NIOS II軟核微處理器使用,從而構(gòu)成復(fù)費率電能表。日歷時鐘芯片選用美國達(dá)拉斯公司的涓流充電時間芯片DS1302;DFC變換就是將計量后的電能值轉(zhuǎn)換成脈沖的個數(shù)輸出,以便校表;IIC接口控制外部的IIC只讀存儲器AT24C256,AT24C256是美國ATMEL公司的二線串行電擦寫可編程只讀存儲器;LCD 控制器實現(xiàn)外部LCD 的驅(qū)動功能。

3.2 AD控制設(shè)計

AD接口模塊完成對AD73360的初始化(設(shè)置分頻系數(shù)、AD采樣率、可編程增益、工作模式)、輸出數(shù)據(jù)的讀取并完成串/并轉(zhuǎn)換。本次設(shè)計中FPGA的主頻為50 MHz,經(jīng)試驗發(fā)現(xiàn)AD的SCLK最高工作在2.048 MHz,這樣FPGA可以確保準(zhǔn)確采集SCLK信號。AD的晶振頻率為1

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉