ARM體系結(jié)構(gòu)
導(dǎo)讀:ARM是什么?ARM體系是什么?ARM體系結(jié)構(gòu)又是什么?不知道的童鞋們快來(lái)學(xué)習(xí)一下吧,很漲姿勢(shì)的哦~~~
1.arm體系結(jié)構(gòu)--簡(jiǎn)介
ARM處理器是Acorn計(jì)算機(jī)有限公司面向低預(yù)算市場(chǎng)設(shè)計(jì)的第一款RISC微處理器。ARM體系結(jié)構(gòu)從最初開(kāi)發(fā)到現(xiàn)在有了很大的改進(jìn),并仍在完善和發(fā)展。
為了清楚地表達(dá)每個(gè)ARM應(yīng)用實(shí)例所使用的指令集,ARM公司定義了6種主要的ARM指令集體系結(jié)構(gòu)版本,以版本號(hào)V1~V7表示。V1版架構(gòu)只在原型機(jī)ARM1出現(xiàn)過(guò),只有26位的尋址空間,沒(méi)有用于商業(yè)產(chǎn)品。
2.arm體系結(jié)構(gòu)--V2版架構(gòu)
該版架構(gòu)對(duì)V1版進(jìn)行了擴(kuò)展,例如ARM2和ARM3(V2a)架構(gòu)。包含了對(duì)32位乘法指令和協(xié)處理器指令的支持。版本2a是版本2的變種,ARM3芯片采用了版本2a,是第一片采用片上Cache的ARM處理器。
3.arm體系結(jié)構(gòu)--V3版架構(gòu)
ARM作為獨(dú)立的公司,在1990年設(shè)計(jì)的第一個(gè)微處理器采用的是版本3的ARM6。它作為IP核、獨(dú)立的處理器、具有片上高速緩存、MMU和寫(xiě)緩沖的集成CPU。 變種版本有3G和3M。版本3G是不與版本2a向前兼容的版本3,版本3M引入了有符號(hào)和無(wú)符號(hào)數(shù)乘法和乘加指令,這些指令產(chǎn)生全部64位結(jié)果。
4.arm體系結(jié)構(gòu)--V4版架構(gòu)
V4版架構(gòu)在V3版上作了進(jìn)一步擴(kuò)充,V4版架構(gòu)是目前應(yīng)用最廣的ARM體系結(jié)構(gòu),ARM7、ARM8、ARM9和StrongARM都采用該架構(gòu)。 V4不再?gòu)?qiáng)制要求與26位地址空間兼容,而且還明確了哪些指令會(huì)引起未定義指令異常。
5.arm體系結(jié)構(gòu)--V5版架構(gòu)
V5版架構(gòu)是在V4版基礎(chǔ)上增加了一些新的指令,ARM10和Xscale都采用該版架構(gòu)。這些新增命令有帶有鏈接和交換的轉(zhuǎn)移BLX指令;計(jì)數(shù)前導(dǎo)零CLZ指令;BRK中斷指令;增加了數(shù)字信號(hào)處理指令(V5TE版); 為協(xié)處理器增加更多可選擇的指令。
6.arm體系結(jié)構(gòu)--V6版架構(gòu)
V6版架構(gòu)是2001年發(fā)布的,首先在2002年春季發(fā)布的ARM11處理器中使用。在降低耗電量地同時(shí),還強(qiáng)化了圖形處理性能。通過(guò)追加有效進(jìn)行多媒體處理的SIMD(Single Instruction, Multiple Data,單指令多數(shù)據(jù) )功能,將語(yǔ)音及圖像的處理功能提高到了原型機(jī)的4倍。
7.arm體系結(jié)構(gòu)--V7版架構(gòu)
全新的ARMv7架構(gòu)是在ARMv6架構(gòu)的基礎(chǔ)上誕生的。ARMv7架構(gòu)采用了Thumb-2技術(shù),它是在ARM的Thumb代碼壓縮技術(shù)的基礎(chǔ)上發(fā)展出來(lái)的,并且保持了對(duì)已存ARM解決方案的完整的代碼兼容性。此外,ARMv7還支持改良的運(yùn)行環(huán)境,來(lái)迎合不斷增加的JIT和DAC技術(shù)的使用。