富士通研發(fā)CPU間32Gbps高速傳輸技術(shù)
富士通與富士通美國(guó)實(shí)驗(yàn)室(Fujitsu Laboratories of America)周一發(fā)表CPU之間能以32Gbps高速傳輸資料的技術(shù),透過(guò)新研發(fā)的資料傳輸電路、接收電路與損失補(bǔ)償電路,可提升次世代服務(wù)器或超級(jí)電腦CPU之間的資料傳輸速度,約為現(xiàn)有技術(shù)的2倍。
現(xiàn)有不超過(guò)20Gbps的資料傳輸速度來(lái)說(shuō),無(wú)法讓高性能次世代服務(wù)器發(fā)揮其原有的性能。新的傳輸電路將現(xiàn)有結(jié)構(gòu)重新改良,突破現(xiàn)有傳輸模組設(shè)計(jì),大幅提速,并將以往耗電最高的電路結(jié)構(gòu)刪除,節(jié)省30%電力。
富士通指出,近年由于云端運(yùn)算需求不斷擴(kuò)大,各廠商因此推出性能更強(qiáng)大的CPU,也有連接大量CPU的大規(guī)模系統(tǒng)結(jié)構(gòu)問(wèn)世,但CPU與周邊設(shè)備之間傳輸?shù)馁Y料量也越來(lái)越大,以現(xiàn)有不超過(guò)20Gbps的資料傳輸速度來(lái)說(shuō),無(wú)法讓高性能次世代伺服器發(fā)揮其原有的性能,因此研發(fā)了能解決此問(wèn)題的新式資料傳輸電路。
新的傳輸電路將現(xiàn)有結(jié)構(gòu)重新改良,突破現(xiàn)有傳輸模組設(shè)計(jì),大幅提速,并將以往耗電最高的電路結(jié)構(gòu)刪除,節(jié)省30%電力;接收電路則藉由新研發(fā)的資料插補(bǔ)(data interpolation)技術(shù)調(diào)整訊號(hào)波形取樣時(shí)機(jī)并加快訊號(hào)接收速度。
損失補(bǔ)償電路用于校正基板配線等資料傳輸路徑產(chǎn)生的訊號(hào)劣化情形,結(jié)合三者便實(shí)現(xiàn)了過(guò)去業(yè)界從未完成的紀(jì)錄,于80cm傳輸距離中以32Gbps速度在CPU之間傳輸資料。
本電路技術(shù)已于美國(guó)時(shí)間2/17在舊金山舉辦的國(guó)際固態(tài)電路研討會(huì)(ISSCC 2013)中正式發(fā)表。