當(dāng)前位置:首頁(yè) > 消費(fèi)電子 > 消費(fèi)電子
[導(dǎo)讀]關(guān)鍵字: ISE 12.3 FPGA PlanAhead RTL Cadence 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(X

關(guān)鍵字: ISE 12.3 FPGA PlanAhead RTL Cadence 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出 ISE® 12.3設(shè)計(jì)套件,這標(biāo)志著這個(gè)FPGA 行業(yè)領(lǐng)導(dǎo)者針對(duì)片上系統(tǒng)設(shè)計(jì)的互聯(lián)功能模塊, 開(kāi)始推出滿足AMBA® 4 AXI4 規(guī)范的IP核,以及用于提高生產(chǎn)力的 PlanAhead™ 設(shè)計(jì)和分析控制臺(tái),同時(shí)還推出了用于降低了Spartan®-6 FPGA 設(shè)計(jì)動(dòng)態(tài)功耗的智能時(shí)鐘門(mén)控技術(shù)。

賽靈思全球市場(chǎng)營(yíng)銷高級(jí)副總裁 Vin Ratford 指出:“作為我們支持即插即用型 FPGA 設(shè)計(jì)互連戰(zhàn)略的一部分, 賽靈思第一個(gè)率先標(biāo)準(zhǔn)化AMBA 4規(guī)范。已經(jīng)在 AMBA AXI3 和 AXI4 接口 IP 上進(jìn)行巨大投資的 SoC 設(shè)計(jì)人員有充分的理由選用賽靈思可編程平臺(tái),而非其它 FPGA 和 ASIC 解決方案。AXI4 互連固有的靈活性使其能滿足所有的性能和占位面積要求,同時(shí)也便于客戶集成來(lái)自其他領(lǐng)域和IP 提供商的 IP。此外,它還能使 ASIC 設(shè)計(jì)人員方便地將已有的設(shè)計(jì)和 IP 移植到賽靈思的FPGA 上來(lái)?!?br />
賽靈思AMBA 4 AXI4 規(guī)范的部署,意味著客戶可以用統(tǒng)一的方法實(shí)現(xiàn)IP模塊互連,同時(shí)還能通過(guò)對(duì)IP 的利用和復(fù)用更全面地使用設(shè)計(jì)資源,并簡(jiǎn)化所有 IP提供商之間的集成,進(jìn)而支持即插即用的 FPGA 設(shè)計(jì)。就內(nèi)核使用和集成工具而言,ISE 設(shè)計(jì)套件12.3 的推出, 增強(qiáng)了CORE Generator™ 工具,通過(guò)提供高度參數(shù)化的 IP以及賽靈思 Platform Studio 和 System Generator 工具,使設(shè)計(jì)人員能夠迅速配置系統(tǒng)架構(gòu)、總線和外設(shè),從而顯著加速設(shè)計(jì)進(jìn)程。

ARM 處理器部門(mén)營(yíng)銷總監(jiān) Michael Dimelow 指出:“隨著新設(shè)計(jì)方案復(fù)雜性的不斷提升和規(guī)模的不斷擴(kuò)大,通信與互連成為衡量系統(tǒng)性能的關(guān)鍵。AMBA 標(biāo)準(zhǔn)的開(kāi)放性,,為系統(tǒng)設(shè)計(jì)人員進(jìn)行SoC 和FPGA設(shè)計(jì) 提供了豐富可用的IP選擇,從而加快了產(chǎn)品的上市進(jìn)程?!?br />
Mercury Computer Systems 公司 Silicon IP 工程總監(jiān) Charlie Frazer 指出:“Mercury對(duì)于標(biāo)準(zhǔn)和行業(yè)杠桿作用的支持,使得我們選擇符合 AXI4 標(biāo)準(zhǔn)的要求。因?yàn)樵摌?biāo)準(zhǔn)擁有廣泛的生態(tài)系統(tǒng)支持、擁有產(chǎn)品盡快上市的優(yōu)勢(shì),同時(shí)和賽靈思公司的產(chǎn)品發(fā)展藍(lán)圖相一致。”

此外,賽靈思采用的 AMBA 協(xié)議也為設(shè)計(jì)人員提供了成熟的 ASIC 驗(yàn)證方法和基于現(xiàn)有 AMBA協(xié)議的 IP,使設(shè)計(jì)人員能夠輕松轉(zhuǎn)型采用 FPGA 作為首選 SoC 平臺(tái)。

Cadence 系統(tǒng)及SoC實(shí)現(xiàn)產(chǎn)品管理部門(mén)總監(jiān)Michal Siwi?ski指出,“Cadence長(zhǎng)期為SoC設(shè)計(jì)實(shí)現(xiàn)提供業(yè)界領(lǐng)先的 AMBA 驗(yàn)證解決方案,對(duì)于那些依賴于Cadence先進(jìn)的IP驗(yàn)證以及企業(yè)級(jí)驗(yàn)證技術(shù)的SoC設(shè)計(jì)人員來(lái)說(shuō),我們和賽靈思合作對(duì) AMBA 4 AXI4 規(guī)范提供的共同支持是一個(gè)好消息,他們可以通過(guò)FPGA進(jìn)行原型設(shè)計(jì)或量產(chǎn)。我們與賽靈思的合作,意味著,設(shè)計(jì)人員在系統(tǒng)建模時(shí)能夠使用任何工具套件獲得總線功能模型,更容易驗(yàn)證他們的設(shè)計(jì)?!?br />
擴(kuò)展了 PlanAhead RTL的設(shè)計(jì)、開(kāi)發(fā)及分析控制臺(tái)

ISE 設(shè)計(jì)套件軟件的 PlanAhead 設(shè)計(jì)工具現(xiàn)提供無(wú)縫“按鈕操作”流程以及高級(jí)虛擬化和分析流程。此外,PlanAhead 工具的控制臺(tái)還提供項(xiàng)目管理、綜合、CORE Generator 集成、布局規(guī)劃、布局布線、ChipScope Pro 工具集成以及比特流生成等。包括 AXI4協(xié)議 IP 核在內(nèi)的整個(gè)賽靈思 IP 控制臺(tái)中直接訪問(wèn)搜索。

Spartan-6 FPGA 智能時(shí)鐘門(mén)控技術(shù)支持

2010 年 5 月首發(fā)的 ISE 12設(shè)計(jì)套件推出了FPGA 業(yè)界首款專門(mén)為降低時(shí)序翻轉(zhuǎn)次數(shù)而開(kāi)發(fā)的具有全自動(dòng)分析和高精度(邏輯片)優(yōu)化功能的智能時(shí)鐘門(mén)控技術(shù),而這也正是數(shù)字設(shè)計(jì)中降低動(dòng)態(tài)功耗的關(guān)鍵因素。該技術(shù)可以使用一系列獨(dú)特的算法檢測(cè)每個(gè) FPGA 邏輯片中哪些順序組件在進(jìn)行時(shí)序翻轉(zhuǎn)時(shí)不會(huì)改變下游邏輯和互連,從而降低30% 的動(dòng)態(tài)功耗。該軟件生成的時(shí)鐘使能邏輯可自動(dòng)關(guān)閉邏輯片級(jí)不必要的翻轉(zhuǎn),從而積累所節(jié)約的電量,同時(shí)又不必關(guān)閉整個(gè)時(shí)鐘網(wǎng)絡(luò)。在 ISE 12.3設(shè)計(jì)套件版本中,智能時(shí)鐘門(mén)控技術(shù)支持低成本 Spartan-6 FPGA 和高性能 Virtex®-6 FPGA 系列。

關(guān)于 AMBA 4 AXI4 協(xié)議

AXI4 協(xié)議由 AMBA 接口規(guī)范進(jìn)行定義,該規(guī)范 15 年前由 ARM 推出,是片上通信實(shí)際的業(yè)界標(biāo)準(zhǔn)。2010 年 3 月推出的 AMBA 4 規(guī)范專為滿足業(yè)界需求而精心設(shè)計(jì),并得到業(yè)界領(lǐng)先的 35 家 OEM 廠商、EDA 以及包括賽靈思在內(nèi)的半導(dǎo)體廠商的大力支持。AMBA 4規(guī)范定義了 AXI 互連協(xié)議擴(kuò)展系列,其中包括 AXI4、AXI4-Lite 以及 AXI4-Stream 等。AXI4 協(xié)議定義了專為解決系統(tǒng)片上性能難題而精心開(kāi)發(fā)的點(diǎn)到點(diǎn) (P2P) 接口。其支持多個(gè)時(shí)鐘域以及數(shù)據(jù)的放大與縮小。AXI4 規(guī)范還包括地址流水線、亂序完成以及多線程事務(wù)處理等特性。所有特性相結(jié)合后,比基于其它總線架構(gòu)的系統(tǒng)性能更高。賽靈思的嵌入式平臺(tái)目標(biāo)參考設(shè)計(jì)轉(zhuǎn)化為 AXI4 標(biāo)準(zhǔn)后,帶寬比前代目標(biāo)參考設(shè)計(jì)提高兩倍,客戶的利益也因此得到了體現(xiàn)。賽靈思連接功能與 DSP 平臺(tái)目標(biāo)參考設(shè)計(jì)轉(zhuǎn)化為 AXI4 標(biāo)準(zhǔn)后,可在實(shí)現(xiàn)最大數(shù)據(jù)吞吐量的同時(shí),略微提升資源利用率。

供貨與價(jià)格情況

ISE 12.3設(shè)計(jì)套件現(xiàn)已開(kāi)始供貨,并提供所有 ISE 版本,邏輯版本起價(jià)為 2995 美元。
End of article
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉