Intel下一代協(xié)處理器更多細(xì)節(jié)披露
Xeon Phi協(xié)處理器在超級計(jì)算機(jī)領(lǐng)域嶄露頭角,與中國合作的天河二號繼續(xù)霸占全球No.1寶座,Intel近日又披露了 下一代產(chǎn)品“Knights Landing”的更多技術(shù)細(xì)節(jié),進(jìn)步之大令人震驚?,F(xiàn)在的Xeon Phi只是協(xié)處理器,需要做成PCI-E擴(kuò)展卡的樣式,搭配Xeon E6-2600/v2系列中央處理器才能運(yùn)作,只是起到加速作用。
幸運(yùn)的是,Xeon Phi雖然基于新的IMC眾核架構(gòu),但本質(zhì)上依然是x86,所以同樣可以扮演中央處理器的角色,原生運(yùn)行操作系統(tǒng)。
Intel披露說,Knights Landing將有協(xié)處理器、主處理器兩種樣式供選擇,其中后者可安裝在標(biāo)準(zhǔn)的服務(wù)器機(jī)架內(nèi),完全原生運(yùn)行各種程序,而不需要專門的協(xié)處理器,這將大大簡化編程難度,消除內(nèi)存、PCI-E、網(wǎng)絡(luò)之間數(shù)據(jù)轉(zhuǎn)移的延遲,進(jìn)而提升性能。
制造工藝也會從22nm進(jìn)步到最新的14nm,更有利于縮小內(nèi)核面積、擴(kuò)大計(jì)算規(guī)模、降低整體功耗。
特別是在內(nèi)存配置方面,Knights Landing會提供三種不同的方式,同時只需標(biāo)準(zhǔn)的內(nèi)存編程模型即可,不像其它百億億次超高性能計(jì)算的概念設(shè)計(jì)那樣還得開發(fā)特定的代碼。
Knights Landing的主處理器版本會在內(nèi)部整合封裝高帶寬的內(nèi)存緩沖(膠水式而非原生),再搭配外部的DDR3、DDR4內(nèi)存,將極大地提升內(nèi)存密集型應(yīng)用的性能。
根據(jù)今年早些時候泄露的一張幻燈片,Knights Landing將在2015年初發(fā)布,支持AVX 3.1指令集、DDR4內(nèi)存、PCI-E 3.0總線。
具體性能暫時沒有官方數(shù)據(jù),據(jù)說雙精度浮點(diǎn)速度可以提升到大約3TFlops,能效折合14-16GFlops/W,而現(xiàn)在的Knights Corner只有大約1TFlops、4-6GFlops/W。
不過這比起GPU來說還是有些弱,比如NVIDIA的開普勒現(xiàn)在就有5.7GFlops/W,下一代麥克斯韋可達(dá)8-16GFlops/W。