目前,過高的 ASIC 設計和制造成本、快速演化的相關標準、縮減物料清單以及對軟硬件可編程性的需求,使FPGA 逐步走進 ASIC 和 ASSP 的市場領域。同時隨著競爭日益激烈,盡力降低功耗、加強對熱耗散的有效管理、并同時在由價格和性能驅動的功能方面保持領先更加不可或缺。為此賽靈思最大限度地發(fā)揮了28 納米技術的價值,推出具備 ASIC 級功能的全新7系列FPGA,不僅在降低功耗和成本方面取得新的突破,還沒有影響容量的增加和性能的提升,解決了 ASIC 和 ASSP 等其他方法開發(fā)成本過高、過于復雜且不夠靈活的問題,從而進一步擴展了可編程邏輯的應用領域。
賽靈思公司質(zhì)量管理和新產(chǎn)品導入全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人先生
和賽靈思公司亞太區(qū)市場及應用總監(jiān)張宇清先生共同啟動
28nm 7系列FPGA新產(chǎn)品Virtex-7、Kintex-7 和 Artix-7 發(fā)布儀式
7系列FPGA成員
7系列FPGA基于業(yè)界首個統(tǒng)一且可擴展架構,功耗降低一半,容量達200萬個邏輯單元。Virtex、Kintex和Artix組成了賽靈思全新的7系列FPGA產(chǎn)品。
何為“統(tǒng)一架構”
賽靈思的 28nm 平臺基于其第四代面向應用的組合模塊 (ASMBL™) 架構,并采用 Virtex-4 FPGA 系列率先推出的獨特的列狀技術(columnar technology)。這三款全新統(tǒng)一28nm FPGA 系列產(chǎn)品均采用相同的架構構建塊(邏輯結構、Block RAM、時鐘技術、DSP切片、SelectIO™技術),以不同比例組合,并針對不同應用進行了優(yōu)化,能滿足從最低到最高器件密度和功能需求。統(tǒng)一架構不僅支持三款全新 28nm FPGA 系列間的移植,而且還簡化了從上一代賽靈思FPGA中移植設計方案的工作。
新架構如何提高功耗效率
賽靈思千方百計從工藝、架構和軟件等不同角度降低功耗,使 7 系列 FPGA 產(chǎn)品相對于前代產(chǎn)品而言總功耗降低了一半,靜態(tài)功耗銳減 65%。從芯片工藝技術開始著手,賽靈思與臺積電開展通力合作,共同定義了最新 28nm高介電層金屬閘 (HKMG) 工藝技術,專為 FPGA 及其他核心邏輯器件進行了優(yōu)化,使其靜態(tài)功耗比標準 28nm 高性能工藝降低了一半,同時仍能滿足高強度應用的性能需求。同時賽靈思的工程師認真選擇晶體管,以達到每個硬模塊的功耗降低目標;以及添加低功耗 I/O 模式,以實現(xiàn)高系統(tǒng)帶寬并顯著降低功耗(其中包括客戶可選的 I/O 模式,在 I/O 閑置時進一步降低功耗)。從而實現(xiàn)了創(chuàng)新性架構增強,將核心邏輯和 I/O 的動態(tài)功耗均降低了多達 30%。ISE 設計套件軟件版本支持 28nm FPGA 系列所采用的智能時鐘門控制技術和第五代部分可重配置技術,將動態(tài)功耗再次降低 30%。此外, 0.9V Vcc低功率級器件可將靜態(tài)功耗和動態(tài)功耗分別再次降低 27% 和 20%。
應用實例
取代有線通信架構的核心—高端ASIC
在有線通信領域,由于容量和連接性要求極高,因此最常采用ASIC方案。但據(jù)賽靈思公司亞太區(qū)市場及應用總監(jiān)張宇清先生介紹, Virtex-7超高端FPGA可替代ASIC成為全球首款單芯片300G可編程橋接器,性能、帶寬和功耗均能與ASIC相媲美。
取代數(shù)碼單反相機中的多個ASSP
隨著人們對消費類電子產(chǎn)品的性能要求不斷提高,高級數(shù)碼相機日益流行。預計到2010年數(shù)碼相機的銷售量達到1.5億臺,其中單反相機將占上述相機總數(shù)的10%,這就意味著若用FPGA取代單反相機中的多個ASSP,將給FPGA帶來7,500萬~15,000萬美元的巨大商機。單反相機屬于高端電子消費品,廠商要盡可能避免IC過時的問題,自動對焦功能又對電機控制的精度要求高,而便攜式產(chǎn)品的共性又要求低功耗和低成本。若在單反相機中采用單個Artix-7 FPGA即可代替9 個ASSP,不僅滿足單反相機的應用要求,而且使成本降低66%,功耗降低37%,尺寸縮小85%。
FPGA 發(fā)展能取得如此巨大進化變革并非偶然,這是賽靈思快速推進業(yè)界發(fā)展里程碑的重大步驟,目標就是更好地為開發(fā)人員、最終市場和應用提供可編程技術,順應了“可編程技術勢在必行”這一發(fā)展趨勢。