當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]21ic訊 Altera公司日前宣布,成功實(shí)現(xiàn)28-nm Stratix® V GX FPGA與PLX®技術(shù)公司ExpressLane™ PCI Express® (PCIe®) Gen3的互操作。Stratix V GX FPGA具有硬核PCIe Gen3 IP模塊,是目前發(fā)售的能

21ic訊 Altera公司日前宣布,成功實(shí)現(xiàn)28-nm Stratix® V GX FPGA與PLX®技術(shù)公司ExpressLane™ PCI Express® (PCIe®) Gen3的互操作。Stratix V GX FPGA具有硬核PCIe Gen3 IP模塊,是目前發(fā)售的能夠與PCIe Gen3交換機(jī)實(shí)現(xiàn)互操作的唯一一款FPGA。

Altera元器件市場(chǎng)資深總監(jiān)Patrick Dorsey評(píng)論說(shuō):“業(yè)界性能最好的28-nm FPGA與業(yè)界第一款PCIe Gen3交換機(jī)實(shí)現(xiàn)互操作后,用戶能夠?qū)⒕性谠O(shè)計(jì)問(wèn)題上,而不是器件之間電信號(hào)兼容性的驗(yàn)證問(wèn)題,因此,顯著縮短了開(kāi)發(fā)時(shí)間。在高性能前沿應(yīng)用中,Stratix V中的硬核PCIe Gen 3 IP模塊減少了對(duì)邏輯資源的占用,同時(shí)提高吞吐量,降低功耗。”

Stratix V FPGA具有四個(gè)硬核PCIe Gen3 x8 IP模塊。PCIe Gen3 IP模塊支持x1、x2、x4和x8通路配置,每個(gè)通路傳送速率高達(dá)8-Gbps,與前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了兩倍。與相應(yīng)的軟核實(shí)施方案相比,Stratix V FPGA中的PCIe IP硬核模塊節(jié)省了100,000多個(gè)邏輯單元。硬核PCIe Gen3 IP模塊將PCIe協(xié)議堆棧嵌入到FPGA中,包括收發(fā)器模塊、物理層、數(shù)據(jù)鏈路層和會(huì)話層。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本規(guī)范Rev 3.0、2.x和1.x。

PLX市場(chǎng)和業(yè)務(wù)開(kāi)發(fā)副總裁David Raun評(píng)論說(shuō):“在輔助支撐系統(tǒng)的開(kāi)發(fā)過(guò)程中,Stratix V GX FPGA與PLX PCIe Gen3交換機(jī)的互操作性非常關(guān)鍵,我們很高興看到Altera這樣的領(lǐng)先企業(yè)開(kāi)發(fā)Gen3產(chǎn)品。PLX于2010年率先推出業(yè)界的第一款PCIe Gen3硅片,目前仍然是唯一發(fā)售Gen3交換機(jī)的公司,已經(jīng)準(zhǔn)備好為這一迅速發(fā)展的市場(chǎng)提供服務(wù)。”

PCIe Gen3是業(yè)界最流行的高速互聯(lián)最新技術(shù),PLX交換機(jī)在服務(wù)器、存儲(chǔ)和通信平臺(tái)上突破創(chuàng)新,提高端口數(shù)量,支持功能更強(qiáng)大、更新的設(shè)計(jì)。PLX Gen3系列產(chǎn)品包括11個(gè)器件,有12至48個(gè)通路,以及3到18個(gè)端口,為開(kāi)發(fā)提供更多的配置。目前PLX提供所有器件。

Altera的28-nm器件系列——為滿足特殊設(shè)計(jì)需求而定制
Altera的28-nm FPGA系列是業(yè)界最全面的器件產(chǎn)品,定制滿足用戶的各種設(shè)計(jì)需求。該系列通過(guò)其Arria® V、Cyclone® V和Stratix V FPGA系列以及HardCopy® V ASIC系列,為用戶提供清晰的差異化解決方案。在工藝技術(shù)、體系結(jié)構(gòu)、收發(fā)器技術(shù)和硬核知識(shí)產(chǎn)權(quán)(IP)模塊上加大投入,設(shè)計(jì)人員采用該系列產(chǎn)品滿足自己的成本、性能和低功耗需求,而且縮短開(kāi)發(fā)時(shí)間,減小工作量。

價(jià)格和供貨信息
現(xiàn)在已經(jīng)開(kāi)始發(fā)售Stratix V FPGA。需要性能最好、最新技術(shù)的用戶使用了高性能28-nm器件,包括14.1 Gbps收發(fā)器、嵌入式HardCopy模塊以及精度可調(diào)DSP模塊。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉