Altera 28nm器件系列產(chǎn)品滿足多樣化設(shè)計(jì)需求
為滿足用戶的多種設(shè)計(jì)需求,Altera公司發(fā)布其28nm器件系列產(chǎn)品,為業(yè)界提供最全面的器件選擇。Altera在Cyclone® V和Arria® V FPGA新系列、最新擴(kuò)展的Stratix® V FPGA以及此前發(fā)布的HardCopy® V ASIC系列中為用戶提供突出不同產(chǎn)品優(yōu)勢(shì)的解決方案。
通過(guò)與業(yè)界用戶的常年密切合作,Altera理解到從最大帶寬到最低功耗等不同層次的應(yīng)用對(duì)性能、特性和功耗的特殊需求。在這一28nm系列產(chǎn)品中,Altera在收發(fā)器技術(shù)、產(chǎn)品體系結(jié)構(gòu)、知識(shí)產(chǎn)權(quán)(IP)集成和工藝技術(shù)四方面對(duì)幾個(gè)產(chǎn)品系列產(chǎn)品進(jìn)行了優(yōu)化,使之能夠滿足用戶多樣化的設(shè)計(jì)需求,提供最適合的解決方案。
在收發(fā)器方面,Altera在每一28nm器件系列性能范圍內(nèi)進(jìn)一步優(yōu)化其成熟可靠的收發(fā)器技術(shù),支持速率從600 Mbps到28 Gbps的收發(fā)器。
在產(chǎn)品體系結(jié)構(gòu)上,Altera在性能和效率上對(duì)片內(nèi)存儲(chǔ)器進(jìn)行了優(yōu)化;器件內(nèi)的硬核和軟核存儲(chǔ)器控制器,支持所需的應(yīng)用帶寬功耗和成本需求;同時(shí)包括了在性能上進(jìn)行了優(yōu)化的高端、中端和低成本I/O。
在IP集成方面,為滿足用戶的成本、功耗和性能需求,Altera增強(qiáng)了多種系統(tǒng)級(jí)IP,例如,PCI Express® (PCIe®) Gen2 x1和x4、PCIe Gen3 x8、Interlaken、40G/100G和100 Gigabit以太網(wǎng)(100GbE)。
在工藝技術(shù)上,為能夠有效的服務(wù)于多種應(yīng)用,Altera在高端產(chǎn)品系列(Stratix V FPGA)和HardCopy V ASIC上采用了TSMC 28-nm高性能(28HP)工藝技術(shù),在低成本(Cyclone V FPGA)和中端(Arria V FPGA)系列產(chǎn)品上采用了TSMC的28nm低功耗(28LP)工藝技術(shù)。Altera還利用28LP工藝,在成本、性能和低功耗上達(dá)到最佳平衡。在高端采用28HP工藝技術(shù)對(duì)于實(shí)現(xiàn)高端應(yīng)用需要的內(nèi)核和收發(fā)器性能非常關(guān)鍵。
對(duì)于電機(jī)控制、顯示和軟件無(wú)線電等對(duì)低功耗和電路板空間要求較高的應(yīng)用,Altera的Cyclone V FPGA系列是理想選擇。相對(duì)于前一代器件,Cyclone V系列總功耗降低了40%,提供工作速率高達(dá)5 Gbps的12個(gè)收發(fā)器,增強(qiáng)PCIe Gen2 x1模塊,以及支持LPDDR2、移動(dòng)DDR和DDR3外部存儲(chǔ)器的硬核存儲(chǔ)器控制器。
針對(duì)需要在成本、低功耗和高性能上達(dá)到平衡的中端應(yīng)用,例如,遠(yuǎn)程射頻單元、演播合成器和10G/40G線路卡,Altera推薦其Arria V FPGA系列。Arria V FPGA系列器件含有工作速率高達(dá)10 Gbps的收發(fā)器,支持DDR3外部存儲(chǔ)器的硬核存儲(chǔ)器控制器,以及含有精度可變DSP模塊的高效脈動(dòng)有限沖擊響應(yīng)(FIR)濾波器,相對(duì)于前幾代器件,總功耗降低了40%。
Stratix V FPGA系列滿足了多種寬帶的高端應(yīng)用需求,例如,高級(jí)LTE基站、高端RF卡和軍用雷達(dá)等。Altera擴(kuò)展了Stratix V系列的功能,以支持不斷增長(zhǎng)的市場(chǎng)需求。Stratix V GX FPGA的收發(fā)器最大數(shù)據(jù)速率增加到了14.1 Gbps,以支持新出現(xiàn)的高速協(xié)議,包括FiberChannel 1600等。而且,Stratix V GX FPGA在單芯片中密度提高到了110萬(wàn)邏輯單元(LE),進(jìn)一步幫助用戶提高了集成度。
HardCopy V ASIC拓展了Altera在NRE、低風(fēng)險(xiǎn)收發(fā)器ASIC上的領(lǐng)先優(yōu)勢(shì)。與以前的HardCopy ASIC器件相比,HardCopy V ASIC提高了收發(fā)器、I/O和內(nèi)核邏輯的性能;邏輯和存儲(chǔ)器集成度也進(jìn)一步得到了提高。通過(guò)這些新功能,HardCopy V ASIC現(xiàn)在支持需要低功耗、低成本、產(chǎn)品要求提高抗單事件干擾(SEU)能力的多種應(yīng)用。
為滿足用戶對(duì)提高設(shè)計(jì)效能的需求,Altera 28nm器件系列將由Quartus® II開(kāi)發(fā)軟件提供支持,這是可編程邏輯業(yè)界在CPLD、FPGA和HardCopy ASIC設(shè)計(jì)上性能和效能很突出的軟件。Quartus II軟件新的Qsys系統(tǒng)級(jí)集成工具簡(jiǎn)化了IP集成,可以使用業(yè)界多種嵌入式處理器,包括增強(qiáng)ARM® Cortex™-A9 MPCore™。