Altera首次演示FPGA與100-Gbps光模塊的互操作性
21ic訊 Altera公司宣布,使用28-nm Stratix® V GT FPGA成功演示了與100-Gbps光模塊的互操作性,從而支持實現(xiàn)下一代100-Gbps網(wǎng)絡(luò)。這是業(yè)界第一次演示FPGA與100-Gbps光模塊的互操作性,表明了Altera®致力于幫助系統(tǒng)工程師和生產(chǎn)商開發(fā)高密度、低功耗光網(wǎng)絡(luò)。在發(fā)布今天的新聞之前,Altera還于2011年9月宣布,Gennum和Altera為下一代100Gb/s網(wǎng)絡(luò)演示了4x25Gb/s IC。這些解決方案相結(jié)合,增強了公司的光模塊產(chǎn)品,為業(yè)界應(yīng)用28 Gbps技術(shù)開辟了新途徑。
將在2012年3月6號到8號美國洛杉磯會議中心光纖大會(OFC)的光互連論壇(OIF)多家供應(yīng)商展位713舉行這一演示。演示利用Molex的zQSFP+互聯(lián)系統(tǒng),在2 km單模(SM)光纖上測試28-Gbps傳輸技術(shù)。在Altera的Stratix V FPGA中,演示包括四通道PRBS31數(shù)據(jù)發(fā)生,定制支持帶寬要求最高的通信系統(tǒng)。數(shù)據(jù)在Gennum VSR主通道上進行傳輸,插入損耗為12 dB,通過Molex zQSFP+連接器連接至Gennum時鐘和數(shù)據(jù)恢復(fù)(CDR)集成電路。經(jīng)過重新同步的CDR輸出被傳送至Molex 1490-nm光模塊,通過2 km的SM光纖,將光數(shù)據(jù)環(huán)回至接收器。在接收方向,數(shù)據(jù)按相反順序通過級聯(lián)模塊,結(jié)束在FPGA上。Altera FPGA中的誤碼校驗器驗證通過系統(tǒng)的整條發(fā)送和接收數(shù)據(jù)通路,表明了沒有誤碼。
全球互聯(lián)網(wǎng)數(shù)據(jù)量今后幾年將繼續(xù)迅猛增長,需要更大的帶寬,推動了大規(guī)模網(wǎng)絡(luò)更新的需求。Altera的Stratix V GT器件使用25G-QSFP+和CFP2外形封裝,通過100-Gbps可插拔光模塊、線路卡和直接連接銅纜,設(shè)計支持下一代25Gbps至28-Gbps數(shù)據(jù)流。它實現(xiàn)了優(yōu)異的抖動性能,而且功耗非常低。
Stratix V FPGA采用28-Gbps集成收發(fā)器,以最低功耗實現(xiàn)最大系統(tǒng)帶寬,每通道在28 Gbps時,功耗不到200 mW。Stratix V FPGA通過28-Gbps收發(fā)器以及66個全雙工14.1-Gbps收發(fā)器支持背板、光模塊和芯片至芯片應(yīng)用。Stratix V GT FPGA中的收發(fā)器以最低抖動實現(xiàn)了業(yè)界最可靠的系統(tǒng)。
Altera將在OIF的2825展位展示光傳送網(wǎng)(OTN)知識產(chǎn)權(quán)(IP)和28-nm FPGA技術(shù)上的最新創(chuàng)新。公司會在關(guān)鍵構(gòu)建模塊上與業(yè)界共享信息,幫助系統(tǒng)和設(shè)備生產(chǎn)商為未來的通信系統(tǒng)開發(fā)密度更高、功耗更低的光網(wǎng)絡(luò)。