Altera開(kāi)發(fā)最新IP內(nèi)核芯片 降低FPGA設(shè)計(jì)復(fù)雜性
掃描二維碼
隨時(shí)隨地手機(jī)看文章
Altera公司的40-Gbps以太網(wǎng)(40GbE)和100-Gbps以太網(wǎng)(100GbE)知識(shí)產(chǎn)權(quán)(IP)內(nèi)核芯片能夠高效的構(gòu)建需要大吞吐量標(biāo)準(zhǔn)以太網(wǎng)連接的系統(tǒng),包括,芯片至光模塊、芯片至芯片以及背板應(yīng)用等。介質(zhì)訪問(wèn)控制(MAC)和物理編碼子層以及物理介質(zhì)附加(PCS+PMA)子層IP內(nèi)核符合IEEE802.3ba?-2010標(biāo)準(zhǔn)要求,降低用戶(hù)在Altera 28-nm Stratix® V FPGA和40-nm Stratix IV FPGA中集成40GbE和100GbE連接的設(shè)計(jì)復(fù)雜度。
企業(yè)和產(chǎn)品市場(chǎng)副總裁Vince Hu評(píng)論說(shuō):“越來(lái)越多的系統(tǒng)設(shè)計(jì)使用高速以太網(wǎng)——不僅僅是局域網(wǎng)附加子層,而且還有系統(tǒng)內(nèi)部互聯(lián),因此,包括40GbE/100Gb EMAC和PCS+PMA層在內(nèi)的子系統(tǒng)IP成為系統(tǒng)設(shè)計(jì)團(tuán)隊(duì)工具包的關(guān)鍵組成。這些內(nèi)核針對(duì)Altera開(kāi)發(fā)套件和Altera Quartus® II軟件12.0集成進(jìn)行優(yōu)化,適用于在Stratix IV和Stratix V FPGA中開(kāi)發(fā)高性能、低成本子系統(tǒng)IP。”
通過(guò)這一開(kāi)發(fā),Altera支持40GbE/100GbE系統(tǒng)級(jí)吞吐量,提高FPGA設(shè)計(jì)人員的設(shè)計(jì)抽象級(jí),同時(shí)提升設(shè)計(jì)團(tuán)隊(duì)的效能。40GbE以及100Gb EMAC和PHYIP內(nèi)核提供的接口包括一個(gè)基于數(shù)據(jù)包的通道,與前一代以太網(wǎng)系統(tǒng)在邏輯上兼容。數(shù)據(jù)速率高達(dá)28.05Gbps和14.1Gbps,并且具有收發(fā)器的Altera Stratix VGT和GXFPGA,以及數(shù)據(jù)速率達(dá)到11.3Gbps的Stratix IV GTFPGA都支持這些內(nèi)核。Stratix FPGA結(jié)合了高密度、高性能以及豐富的特性,支持用戶(hù)集成更多的功能,提高系統(tǒng)帶寬。