Tabula推完整高性能100G可編程解決方案
致力于為網(wǎng)絡(luò)架構(gòu)系統(tǒng)提供可編程邏輯解決方案的供應(yīng)商Tabula Inc.3月27日天宣布推出一套完整的高性能數(shù)據(jù)包處理解決方案。這套解決方案可以應(yīng)對最具挑戰(zhàn)性的問題:以太網(wǎng)標(biāo)準(zhǔn)從10G向40G和100G的升級,具體包括高性能總線的布線、芯片上內(nèi)存吞吐量和定時(shí)閉合,從而實(shí)現(xiàn)這些系統(tǒng)所需的超高性能。
數(shù)據(jù)包處理解決方案,再加上Tabula的新型ABAX2P1 3PLD(首款A(yù)BAX2 P系列產(chǎn)品),可提供很多獨(dú)特的功能,包括在單一芯片上處理四個(gè)100G的數(shù)據(jù)流、支持100G數(shù)據(jù)包流量的搜索引擎和一個(gè)12x10G-to-100G網(wǎng)橋。Tabula在可編程3D架構(gòu)、RTL編譯、尖端處理技術(shù)和3PLD設(shè)備這四個(gè)主要領(lǐng)域的業(yè)界領(lǐng)先技術(shù)為這些突破提供了支持。Tabula將在該公司于4月8日舉辦的首屆Spacetime 系列論壇上對其高性能數(shù)據(jù)包處理解決方案進(jìn)行演示。為期一天的系列技術(shù)研討會(huì)將在北美、亞洲和歐洲的十幾個(gè)城市舉行,活動(dòng)時(shí)間將持續(xù)到5月份。來自主要電信和網(wǎng)絡(luò)系統(tǒng)原始設(shè)備制造商的250多名工程師有望出席此次活動(dòng)。
Semico Research Corp.的專用集成電路(ASIC)和系統(tǒng)芯片(SoC)高級市場分析師Rich Wawrzyniak表示:“隨著以太網(wǎng)標(biāo)準(zhǔn)從10G 向40G 和100G的過渡,F(xiàn)PGA用戶將難以提供這些系統(tǒng)所需的吞吐量。憑借這套可編程解決方案,Tabula將證明他們的3PLD可在單一的可編程設(shè)備上支持四個(gè)100G數(shù)據(jù)流,而這點(diǎn)是其它可編程解決方案所無法做到的。”
高性能數(shù)據(jù)包處理參考設(shè)計(jì)套件由以下幾部分組成:12x10G-to-100G網(wǎng)橋參考設(shè)計(jì)工具包,執(zhí)行通信系統(tǒng)中通常運(yùn)用的聚集功能并采用了ABAX2P1設(shè)備獨(dú)特的高性能總線處理功能。4x100G交換器參考設(shè)計(jì)工具包,旨在幫助數(shù)據(jù)中心從10G 向40G和100G轉(zhuǎn)換,由ABAX2P1設(shè)備處理多個(gè)100G數(shù)據(jù)流的功能提供支持。第二代Ternary Search Engine參考設(shè)計(jì)工具包,提供尖端路由器和下一代防火墻所需的高性能搜索功能,同時(shí)展現(xiàn)了ABAX2P設(shè)備無與倫比的內(nèi)存功能。
為了推進(jìn)用戶設(shè)計(jì),該公司還為高性能數(shù)據(jù)包處理設(shè)備中的很多最佳功能量身定做了一套完整的設(shè)計(jì)實(shí)例和軟IP核。設(shè)計(jì)實(shí)例包括600Gbps 數(shù)據(jù)包分類器、100Gbps 64-bit循環(huán)冗余校驗(yàn)生成器和1.3Tbps L2數(shù)據(jù)包分析器。
Tabula首席執(zhí)行官Dennis Segers表示:“我們產(chǎn)品所展現(xiàn)的功能,即使是最先進(jìn)的FPGA都無法做到。憑借這套完整的可編程解決方案,我們可為正在進(jìn)行中的以太網(wǎng)標(biāo)準(zhǔn)從10G向40G和100G過渡提供支持。”
Tabula的四個(gè)核心技術(shù)組成部分Spacetime 3D架構(gòu)利用時(shí)間而非空間作為三維,對芯片上的每項(xiàng)資源進(jìn)行重新編程,以在每個(gè)用戶周期執(zhí)行多項(xiàng)不同的功能(當(dāng)前最多為12項(xiàng)功能)。采用Spacetime的芯片又稱3PLD,呈現(xiàn)出三個(gè)空間維度,其中所有資源分布在12層或褶皺中,與FPGA相比芯片尺寸實(shí)現(xiàn)了大幅度縮減。此外,邏輯元件、內(nèi)存、乘法/累加塊和連接器等3PLD 中的所有元件都以最高2 GHz的頻率運(yùn)行,因此不存在FPGA所遭遇的性能瓶頸問題。Stylus編譯程序器采用了很多尖端技術(shù),包括時(shí)序定時(shí)、路由器感知定位以及性能和密度的自動(dòng)協(xié)同優(yōu)化,從而實(shí)現(xiàn)更加簡單和直觀的設(shè)計(jì)和更快的定時(shí)閉合回路。Tabula與英特爾(Intel)之間的合作使ABAX2 P系列設(shè)備能夠運(yùn)用英特爾先進(jìn)的22nm Tri-Gate工藝進(jìn)行生產(chǎn)。全球最先進(jìn)的3D Tri-Gate晶體管可在較低的工作電壓下提供最佳的高速性能,且功率有所降低。通過與英特爾之間的合作,該公司可提高產(chǎn)量,滿足最大的市場需求。ABAX2P1 3PLD 是一款12褶皺的Spacetime設(shè)備,具備獨(dú)特的內(nèi)存和邏輯構(gòu)造功能并擁有定制的硬IP塊,這使得該芯片和未來的ABAX2 P系列產(chǎn)品能夠適用于最苛刻的數(shù)據(jù)包處理應(yīng)用。
通過采用所有這些部件,Tabula的高性能數(shù)據(jù)包處理套件提供的可編程解決方案具備業(yè)界領(lǐng)先性能,并可隨時(shí)執(zhí)行最具挑戰(zhàn)性的通信/網(wǎng)絡(luò)功能。