Cadence頻祭殺手锏 EDA業(yè)者戰(zhàn)況升級
在當前可編程邏輯廠商謀求從可編程邏輯芯片供應商向可編程邏輯系統(tǒng)商的轉型的階段,對EDA工具供應商的要求將更高,如集成化和系統(tǒng)化程度越來越高、邏輯設計功能日趨復雜、對軟硬件驗證流程效率有高度的要求等。鑒于日益升溫的FPGA市場,EDA業(yè)者加碼布局,加速FPGA設計進程、提高驗證效率,幫助廣大工程師在短時間內進行準確無誤的設計。
FPGA市場需求急升 Cadence頻祭殺手锏
可編程邏輯廠商本身需要涵蓋的內部EDA工具開發(fā)流程主要是保障FPGA用戶從RTL設計開始,進行基于特定器件的邏輯綜合、布局布線和下載的過程,這一段流程與器件工藝緊密相關。
Cadence公司主要致力于解決客戶在面向日益復雜的可編程邏輯設計過程中所遇到的設計效率、質量控制方面的挑戰(zhàn),以及復雜軟硬件系統(tǒng)功能驗證的完備性難題。
事實上,Cadence公司一直以來都提倡“開放式合作”。通過“開放式合作”的形式,眾多用戶都在使用Cadence的高階綜合工具來提升設計效率和質量,并借助其最完備的功能驗證解決方案來確保設計的正確性。
Cadence系統(tǒng)設計與驗證平臺中國區(qū)產品經理敬偉透露,Cadence已經為IBM、Bosch、Fujitsu、Cisco、Ericsson、Huawei等國際行業(yè)巨頭提供相關專業(yè)方案服務。
需要特別提出的是,業(yè)界最大的可編程邏輯器件供應商Xilinx公司借助于Cadence公司的完備虛擬原型系統(tǒng),驗證解決方案和方法學在業(yè)界率先推出了Zynq-7000 Extensible Processing Platform。敬偉表示,這種新型可擴展虛擬平臺提高了系統(tǒng)架構、硬件/軟件的同步開發(fā)效率,比其他廠商提前一年推出相應產品。據統(tǒng)計,使用該工具是傳統(tǒng)方法設計速度的5至20倍 。
隨著FPGA高度集成化和系統(tǒng)化,邏輯設計的功能日趨復雜,可編程邏輯廠商需要給其用戶提供完備的軟硬件系統(tǒng)驗證解決方案,如早期的虛擬系統(tǒng)原型,高階綜合,可度量的驗證管理和計劃以及高速的硬件仿真加速平臺來確保客戶的高端設計能夠及時交付。
敬偉強調,隨著FPGA在行業(yè)中應用領域的不斷擴大,對FPGA設計工程師也提出了更高的要求。不僅要求FPGA工程師要掌握從RTL設計、功能仿真、綜合,還要熟悉與其他處理器,如ARM等互聯(lián)系統(tǒng)的設計開發(fā),同時也需要系統(tǒng)掌握FPGA硬件電路設計的規(guī)范和流程,尤其是目前先進的Cadence高速PCB設計流程。事實上,為滿足FPGA設計新需求、減少多達一半的系統(tǒng)集成時間和軟硬件協(xié)同開發(fā)結合得更加緊密,Cadence公司推出了創(chuàng)新型FPGA System Planner解決方案、用于系統(tǒng)開發(fā)的四大基礎平臺(Cadence Palladium XP驗證計算平臺、Cadence Incisive驗證平臺、Cadence快速成型平臺和Cadence虛擬系統(tǒng)平臺)以及從計劃到收斂的驗證管理流程(Metric-Driven Verification)和方法學。