Mentor Graphics Veloce 硬件加速仿真平臺協(xié)助 Barefoot Networks 驗證全球首個完全可編程開關(guān)
Mentor Graphics公司今天宣布,構(gòu)建用戶可編程及高性能的網(wǎng)絡(luò)開關(guān)開創(chuàng)者Barefoot Networks 已成功采用 Veloce® 硬件加速仿真平臺驗證其 6.5Tbps TofinoTM 開關(guān)。Barefoot之所以選擇Veloce硬件加速器平臺,主要是考慮到 Veloce 硬件加速仿真平臺不僅具有高容量與卓越的虛擬化技術(shù),還擁有遠程訪問選項以及在網(wǎng)絡(luò)設(shè)計驗證領(lǐng)域有口皆碑的成功經(jīng)驗。
Barefoot Networks 對目前主流的硬件加速器進行了基準測試,經(jīng)過長期縝密的評估后,認定 Veloce 平臺是唯一能處理 Barefoot Networks 大型復(fù)雜設(shè)計的硬件加速器。
“Veloce 硬件加速仿真平臺可提供我們所需的容量,以此驗證我們可編程、特定于網(wǎng)絡(luò)并以互連為主導的設(shè)計,”Barefoot Networks 工程副總裁 Dan Lenoski 說道。“除了利用 Veloce 硬件加速仿真平臺的基礎(chǔ)優(yōu)勢外,我們還能利用其久經(jīng)驗證的硬件與軟件協(xié)同硬件加速仿真,而這對于驗證可編程的網(wǎng)絡(luò)設(shè)備來說至關(guān)重要。”
在網(wǎng)絡(luò)空間中,以太網(wǎng)設(shè)計較為大型并且特別復(fù)雜,會影響硬件加速仿真的編譯和運行時間。由于 Barefoot 的 Tofino 開關(guān)設(shè)計包含復(fù)雜的互連,通常會對大部分要布局布線的硬件加速仿真平臺構(gòu)成挑戰(zhàn)。Veloce 硬件加速仿真平臺采用已獲專利的虛擬線束技術(shù)以及專有的 Crystal2 芯片,因此處理此類以互連為主導的復(fù)雜設(shè)計易如反掌。
此外,Barefoot 所采用的 Veloce VirtuaLAB 以太網(wǎng)對于測試此設(shè)計的核心功能非常重要。VirtuaLAB 包括以太網(wǎng)數(shù)據(jù)包生成器和監(jiān)視器 (EPGM),可生成、傳輸并監(jiān)控被測設(shè)計 (DUT) 的以太網(wǎng)數(shù)據(jù)包;以太網(wǎng)測試器被嵌入到可以在與硬件加速器相連的Linux工作站上運行。
“Veloce 硬件加速仿真平臺會繼續(xù)在網(wǎng)絡(luò)市場占據(jù)主導地位,”Mentor Graphics 硬件加速仿真部副總裁兼總經(jīng)理 Eric Selosse 說道。“我們與 Barefoot 在訪問和實施方面攜手合作,以便他們能即時專注于驗證任務(wù)。”
關(guān)于 Veloce 硬件加速仿真平臺
Veloce 硬件加速仿真平臺使用創(chuàng)新的軟件,在強大、符合要求的硬件和可擴展操作系統(tǒng)上運行時,可比以硬件為中心的策略更快地發(fā)現(xiàn)設(shè)計風險。Veloce 硬件加速仿真平臺目前被認為是最通用、最強大的驗證工具,它極大地擴展了項目團隊處理硬件調(diào)試、硬件/軟件協(xié)同驗證或集成、系統(tǒng)級原型機、低功耗驗證和功耗估計以及性能特征提取的能力。
Veloce 硬件加速仿真平臺是 Mentor® Enterprise Verification Platform™ (EVP) 的核心技術(shù)。EVP 通過將高級驗證技術(shù)融合在一個綜合性平臺中,從而提高了ASIC 和 SoC 功能驗證的生產(chǎn)率。Mentor EVP 集成了 Questa® 高級驗證解決方案、Veloce 硬件加速仿真平臺和 Visualizer™ 調(diào)試環(huán)境,是全球可訪問的、高性能的數(shù)據(jù)中心資源。Mentor EVP 的全球資源管理功能可為全球的項目團隊提供支持,最大限度地提高用戶生產(chǎn)率和驗證的總投資回報率。