Xilinx SDSoC支持16nm ZynqUltrascale+ MPSoC軟件定義編程
賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX)) 今天宣布推出 SDSoC™開發(fā)環(huán)境2016.1版,支持Zynq系列SoC和MPSoC 使用 C和C++語言進(jìn)行軟件定義編程,并支持近期新推出的16nm Zynq® UltraScale+™ MPSoC。此外,該新版環(huán)境還憑借系統(tǒng)級特性分析工具,將編譯時間縮減一半,從而實現(xiàn)了生產(chǎn)力的大幅提升。
賽靈思公司 SDSoC產(chǎn)品市場營銷與規(guī)劃經(jīng)理Nick Ni表示:“SDSoC開發(fā)環(huán)境已經(jīng)迅速擴展到650 多個用戶以上,其中許多用戶通過生產(chǎn)基于ZynqSoC 的產(chǎn)品設(shè)計得意快速進(jìn)入市場。除了支持ZynqUltrascale+ MPSoC之外,我們還大幅縮短了編譯時間,并消除了系統(tǒng)級性能瓶頸所耗費的時間。”
系統(tǒng)和嵌入式軟件工程師能夠利用SDSoC 開發(fā)環(huán)境對 ZynqUltraScale+ MPSoC器件輕松編程。只需點擊一個按鈕,SDSoC就能運用高層次綜合 (HLS)、硬件連接功能、軟件驅(qū)動程序和應(yīng)用可執(zhí)行文件生成定制硬件IP,從而自動加速 C/C++ 函數(shù)從 ARM 應(yīng)用程序處理器單元植入 FPGA 結(jié)構(gòu)。
與傳統(tǒng)彼此孤立的嵌入式軟硬件開發(fā)流程不同,SDSoC不會造成開發(fā)延遲,也不會出現(xiàn)系統(tǒng)架構(gòu)和性能不確定性的問題,其經(jīng)過精心架構(gòu)設(shè)計,可提供快速系統(tǒng)特性分析和架構(gòu)探索,并采用熟悉的Eclipse IDE框架。新版開發(fā)環(huán)境采用軟硬件事件跟蹤監(jiān)控器針對性能瓶頸提供了實時系統(tǒng)級可視化。