Synopsys與華虹NEC共同推出參考設(shè)計(jì)流程
隨著中國IC產(chǎn)業(yè)的快速發(fā)展,IC設(shè)計(jì)廠商需要它們的Foundry廠商能夠達(dá)到高產(chǎn)能并擁有設(shè)計(jì)流程的靈活性。為滿足這些需求,華虹NEC決定與Synopsys提供專業(yè)化服務(wù)的業(yè)務(wù)部門攜手,開發(fā)新的參考設(shè)計(jì)流程,使雙方共同的客戶能夠從中獲益。
這個(gè)已完成的RTL到GDSII的流程按照SoC設(shè)計(jì)的典型步驟,提供了分為三個(gè)階段的系統(tǒng)性方法。在第一階段——設(shè)計(jì)綜合階段,使用Design Compiler 和DFT Compiler生成設(shè)計(jì)的門級網(wǎng)表;在第二階段——設(shè)計(jì)實(shí)現(xiàn)階段,使用Astro 和Physical Compiler進(jìn)行布局和布線;在第三階段——設(shè)計(jì)優(yōu)化和認(rèn)可階段,在Star-RCXT的支持下,使用PrimeTime 進(jìn)行了考慮精確寄生效應(yīng)的時(shí)序分析,并使用設(shè)計(jì)優(yōu)化和芯片修整工具Astro實(shí)現(xiàn)時(shí)序收斂。最后,在華虹NEC進(jìn)行生產(chǎn)之前,使用物理驗(yàn)證工具Hercules對整個(gè)設(shè)計(jì)的GDSII文件進(jìn)行驗(yàn)證和認(rèn)可。
Galaxy設(shè)計(jì)平臺是開放的、集成化的設(shè)計(jì)實(shí)現(xiàn)平臺,擁有諸多頂級水平的工具和知識產(chǎn)權(quán),能夠完成先進(jìn)的半導(dǎo)體設(shè)計(jì)。通過與Synopsys業(yè)界領(lǐng)先的半導(dǎo)體實(shí)現(xiàn)工具和開放的Milkyway數(shù)據(jù)庫相銜接,Galaxy設(shè)計(jì)平臺將一致的時(shí)序、信號完整性分析 (SI) 、公共的庫、延遲計(jì)算、設(shè)計(jì)約束、 可測性和物理驗(yàn)證等從RTL直到流片過程的諸多部分結(jié)為一體。
用戶目前可以從華虹NEC的客戶負(fù)責(zé)人員那里獲得這一參考流程。該參考流程提供從RTL 到GDSII的完整解決方案,包括Synopsys的Design Compiler、DFT Compiler、Astro、Physical Compiler、PrimeTime、Star-RCXT和Hercules.